欢迎访问ic37.com |
会员登录 免费注册
发布采购

GS88118T-100I 参数 Datasheet PDF下载

GS88118T-100I图片预览
型号: GS88118T-100I
PDF下载: 下载PDF文件 查看货源
内容描述: 512K ×18 , 256K ×36 ByteSafe⑩ 8Mb的同步突发静态存储器 [512K x 18, 256K x 36 ByteSafe⑩ 8Mb Sync Burst SRAMs]
分类和应用: 存储内存集成电路静态存储器
文件页数/大小: 33 页 / 464 K
品牌: GSI [ GSI TECHNOLOGY ]
 浏览型号GS88118T-100I的Datasheet PDF文件第2页浏览型号GS88118T-100I的Datasheet PDF文件第3页浏览型号GS88118T-100I的Datasheet PDF文件第4页浏览型号GS88118T-100I的Datasheet PDF文件第5页浏览型号GS88118T-100I的Datasheet PDF文件第6页浏览型号GS88118T-100I的Datasheet PDF文件第7页浏览型号GS88118T-100I的Datasheet PDF文件第8页浏览型号GS88118T-100I的Datasheet PDF文件第9页  
初步
GS88118/36T-11/11.5/100/80/66
100引脚TQFP
商用温度
工业级温度
1.11 9 / 2000Features
• FT引脚用户可配置的过流或流水线
手术
•单周期取消( SCD )的操作
• IEEE 1149.1 JTAG兼容的边界扫描
•片上写入奇偶校验;偶数或奇数可选择
• 3.3 V +10 % / - 5 %,核心供电
• 2.5 V或3.3 V的I / O供电
• LBO引脚的直线或交错突发模式
•在模式引脚内部输入电阻允许浮动模式引脚
•默认为交错管道模式
•字节写( BW)和/或全局写( GW )的操作
•常见的数据输入和数据输出
•时钟控制,注册地址,数据和控制
•内部自定时写周期
•用于便携式应用的自动断电
• 100引脚TQFP封装
-11
-11.5
-100
-80
-66
10纳秒
10 ns的12.5纳秒15纳秒
管道时钟周期内完成10纳秒
4.0纳秒4.0纳秒4.0纳秒4.5纳秒5.0纳秒
3-1-1-1
t
KQ
I
DD
225毫安225毫安225毫安200毫安185毫安
11 ns的11.5纳秒12纳秒
14纳秒
18纳秒
溢流
t
KQ
通过时钟周期内完成15纳秒
15纳秒
15纳秒
15纳秒
20纳秒
2-1-1-1
I
DD
180毫安180毫安180毫安175毫安165毫安
512K ×18 , 256K ×36 ByteSafe ™
100兆赫, 66兆赫
3.3 V V
DD
8MB同步突发静态存储器
3.3 V和2.5 V的I / O
计数器可以被配置成在计算的线性或
交错为了与线性突发顺序( LBO )的输入。该
突发功能不需要使用。新的地址可以被装载
在每一个周期用的芯片性能不劣化。
流经/管道读取
的数据输出寄存器的功能可以通过控制
通过FT模式引脚用户(引脚14 ) 。抱着FT模式
引脚为低电平时, RAM的流量通过模式,导致
输出数据绕过数据输出寄存器。控股FT
高处的RAM中的管道模式,激活rising-
边沿触发数据输出寄存器。
SCD流水线读
该GS88118 // 36T是SCD (单循环取消)流水线
同步SRAM 。 DCD (双循环取消)版本
也可提供。 SCD的SRAM管线取消命令之一
舞台小于读取命令。 SCD的RAM开始关闭
它们的输出后,立即取消命令已
捕获到的输入寄存器。
字节写和全局写
通过使用字节写使能进行字节写操作
(BW)的输入与一个或多个单独的字节的写
信号( Bx的) 。此外,全局写( GW)是供
写的字节写入所有字节在同一时间,不管
控制输入。
ByteSafe ™奇偶功能
该GS88118 / 36T特点ByteSafe数据安全功能。
详细见下面的讨论。
功能说明
应用
该GS88118 // 36T是9437184位高性能
同步SRAM与一个2位的猝发地址计数器。
虽然类型的最初开发的2级缓存
支持高性能的CPU的应用,所述设备
现在发现应用程序中同步SRAM的应用程序,
从DSP总店联网芯片组的支持。
睡眠模式
低功耗(休眠模式)通过断言实现
(高)的ZZ的信号,或通过停止时钟(CK) 。
在休眠模式下的内存数据将被保留。
核心和接口电压
该GS88118 // 36T工作在3.3 V电源供电,并且所有
输入/输出3.3 V - 2.5 V兼容。另
输出功率(V
DDQ
)引脚用于去耦输出噪声
从内部电路。
控制
地址,数据I / O的芯片使能( E1,E2) ,地址脉冲串
控制输入​​( ADSP , ADSC , ADV )和写控制输入
( Bx的,BW , GW)是同步的,并通过一个控制
正边沿触发的时钟输入端( CK) 。输出使能( G)
和断电控制( ZZ )是异步输入。爆
周期可以与任何ADSP ADSC或输入来启动。在
连拍模式下,会产生后续的突发地址
在内部,并通过ADV控制。突发地址
冯: 1.11 2000分之9
1/33
©2000 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。