欢迎访问ic37.com |
会员登录 免费注册
发布采购

HMN5128DV-85I 参数 Datasheet PDF下载

HMN5128DV-85I图片预览
型号: HMN5128DV-85I
PDF下载: 下载PDF文件 查看货源
内容描述: 非易失性SRAM模块的4Mbit ( 512K ×8位) , 32引脚DIP, 3.3V [Non-Volatile SRAM MODULE 4Mbit (512K x 8-Bit),32Pin-DIP, 3.3V]
分类和应用: 静态存储器
文件页数/大小: 9 页 / 182 K
品牌: HANBIT [ HANBIT ELECTRONICS CO.,LTD ]
 浏览型号HMN5128DV-85I的Datasheet PDF文件第1页浏览型号HMN5128DV-85I的Datasheet PDF文件第3页浏览型号HMN5128DV-85I的Datasheet PDF文件第4页浏览型号HMN5128DV-85I的Datasheet PDF文件第5页浏览型号HMN5128DV-85I的Datasheet PDF文件第6页浏览型号HMN5128DV-85I的Datasheet PDF文件第7页浏览型号HMN5128DV-85I的Datasheet PDF文件第8页浏览型号HMN5128DV-85I的Datasheet PDF文件第9页  
韩光
功能说明
HMN5128DV
该HMN5128DV执行一个读周期时/ WE为无效(高)和/ CE为有效(低电平) 。由指定的地址
地址输入(A
0
-A
18
)定义其中的524288个字节的数据进行访问。有效的数据将提供给八个
T内的数据输出驱动器
(访问时间)的最后一个地址输入信号后是稳定的。
当功率是有效的,则HMN5128DV用作标准CMOS SRAM中。在断电和上电周期,
该HMN5128DV作为非易失性存储器时,自动保护和保存在存储器中的内容。
该HMN5128DV处于写模式时的/ WE和/ CE信号处于激活(低电平)状态后的地址输入端
是稳定的。 / CE或后期出现下降沿/ WE将确定写周期的开始。写周期
由/ CE或/ WE的早期上升沿终止。所有地址输入必须保持有效的在整个写周期。 / WE
必须返回到高状态的最小恢复时间(t
WR
)另一个循环之前可以启动。在/ OE控制
信号应保持无效(高)在写周期,以避免总线竞争。然而,如果输出总线被启用
( / CE和/ OE激活),则/我们将禁用T中的输出
ODW
从它的下降沿。
该HMN5128DV提供全功能能力的Vcc大于3.0 V和写保护,通过2.8 V的标称。电源 -
下/电控制电路持续监测Vcc电源的电源故障检测阈值V
PFD
。当V
CC
瀑布
下面的V
PFD
阈值时,会自动SRAM写保护数据。所有输入到RAM中成为
“别
关心“和
所有输出为高阻抗。作为Vcc的约低于2.5伏下降时,电源开关电路连接的锂
能源索里到RAM保存数据。在上电期间,当Vcc上升到大于约2.5伏时,电源开关
电路连接外部的Vcc的RAM和断开锂电池的能量来源。正常RAM操作就可以恢复
超过3.0伏的Vcc后。
框图
引脚说明
/ OE
/ WE
512K ×8
SRAM
动力
A
0
-A
18
A
0
-A
18
:地址输入
/ CE :芯片使能
DQ
0
-DQ
7
/ CE
CON
V
CC
V
ss
:地面
DQ
0
-DQ
7
:数据输入/输出
/ WE :写使能
/ OE :输出使能
/ CE
动力
失败
控制
CELL
NC :无连接
V
CC
电源( + 3.3V )
网址: www.hbe.co.kr
Rev.0.0 (2/ 2002)
2
韩光电器有限公司。