欢迎访问ic37.com |
会员登录 免费注册
发布采购

HY57V643220CLT-5 参数 Datasheet PDF下载

HY57V643220CLT-5图片预览
型号: HY57V643220CLT-5
PDF下载: 下载PDF文件 查看货源
内容描述: 4银行X 512K X 32位同步DRAM [4 Banks x 512K x 32Bit Synchronous DRAM]
分类和应用: 动态存储器
文件页数/大小: 12 页 / 184 K
品牌: HYNIX [ HYNIX SEMICONDUCTOR ]
 浏览型号HY57V643220CLT-5的Datasheet PDF文件第1页浏览型号HY57V643220CLT-5的Datasheet PDF文件第3页浏览型号HY57V643220CLT-5的Datasheet PDF文件第4页浏览型号HY57V643220CLT-5的Datasheet PDF文件第5页浏览型号HY57V643220CLT-5的Datasheet PDF文件第6页浏览型号HY57V643220CLT-5的Datasheet PDF文件第7页浏览型号HY57V643220CLT-5的Datasheet PDF文件第8页浏览型号HY57V643220CLT-5的Datasheet PDF文件第9页  
HY57V643220C
PIN CONFIGURATION
V
DD
DQ0
V
DDQ
DQ1
DQ2
V
SSQ
DQ3
DQ4
V
DDQ
DQ5
DQ6
V
SSQ
DQ7
NC
V
DD
DQM 0
/W E
/C A S
/R A S
/C S
NC
BA0
BA1
A 1 0 /A P
A0
A1
A2
DQM 2
V
DD
NC
DQ 16
V
SSQ
DQ 17
DQ 18
V
DDQ
DQ 19
DQ 20
V
SSQ
DQ 21
DQ 22
V
DDQ
DQ 23
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
V
SS
DQ 15
V
SSQ
DQ 14
DQ 13
V
DDQ
DQ 12
DQ 11
V
SSQ
DQ 10
DQ9
V
DDQ
DQ8
NC
V
SS
DQM 1
NC
NC
CLK
CKE
A9
A8
A7
A6
A5
A4
A3
DQM 3
V
SS
NC
DQ 31
V
DDQ
DQ 30
DQ 29
V
SSQ
DQ 28
DQ 27
V
DDQ
DQ 26
DQ 25
V
SSQ
DQ 24
V
SS
8 6 p in T S O P II
4 0 0 m il x 8 7 5 m il
0 .5 m m p in p itc h
PIN DESCRIPTION
PIN
CLK
CKE
CS
BA0, BA1
A0 ~ A10
Clock
Clock Enable
Chip Select
Bank Address
Address
Row Address Strobe,
Column Address Strobe,
Write Enable
Data Input/Output Mask
Data Input/Output
Power Supply/Ground
Data Output Power/Ground
No Connection
PIN NAME
DESCRIPTION
The system clock input. All other inputs are registered to the SDRAM on the
rising edge of CLK.
Controls internal clock signal and when deactivated, the SDRAM will be one
of the states among power down, suspend or self refresh
Enables or disables all inputs except CLK, CKE and DQM
Selects bank to be activated during RAS activity
Selects bank to be read/written during CAS activity
Row Address : RA0 ~ RA10, Column Address : CA0 ~ CA7
Auto-precharge flag : A10
RAS, CAS and WE define the operation
Refer function truth table for details
Controls output buffers in read mode and masks input data in write mode
Multiplexed data input / output pin
Power supply for internal circuits and input buffers
Power supply for output buffers
No connection
RAS, CAS, WE
DQM0~3
DQ0 ~ DQ31
V
DD
/V
SS
V
DDQ
/V
SSQ
NC
Rev. 0.8/Aug. 02
2