ICS601-02
低相位噪声时钟乘法器
实现低相位噪声
图1示出了在125 MHz的系统的典型相位噪声测量。这里有几个简单的步骤,可以
从ICS601-02实现这些水平相位噪声的措施。 VDD的变化会增加相位噪声,所以
有在该装置稳定,低噪声的电源电压是重要的。使用0.1 μF的电容并联去耦电容
0.01 μF 。具有这些电容器尽可能接近到ICS601-02电源引脚是很重要的。
禁用REFOUT时钟也是实现低相位噪声很重要;实验室测试表明,这可以
减少了多达10 dBc的/ Hz为单位的相位噪声。
0
-20
-40
相位噪声( dBc的/赫兹)
-60
-80
-100
-120
-140
10.0E+0
100.0E+0
1.0E+3
10.0E+3
100.0E+3
1.0E+6
10.0E+6
偏移载波(赫兹)
在125 MHz的出图1相位噪声的ICS601-02 , 25 MHz晶振输入, VDD =
3.3 V.
外部组件/晶体选择
该ICS601-02需要的外部元件正常工作的最小数目。的去耦电容
0.01 F和0.1 F应连接在VDD和GND之间,尽量靠近部分成为可能。一系列
33端接电阻
Ω
可用于时钟输出。该晶体连接在尽量靠近芯片
可能。水晶应该是基本模式,并联谐振。不要使用三次泛音。对于精确调整
使用晶体时,电容器应该从引脚X1连接到地和X2接地。在一般情况下,该值
水晶盖( pF)的= :这些电容器是由下面的等式,其中CL是晶体的负载电容给定
(CL -5 )× 2,因此,对于具有16 pF的负载电容,晶体2 22 pF的盖都可以使用。对于任何给定电路板布局, ICS
可以测量电路板电容和建议的具体电容值来使用。
MDS 601-02 ð
3
修订版111204
集成电路系统公司• 525赛街•圣何塞• CA • 95126 • ( 408 ) 295-9800tel •www.icst.com