MK2069-01
线卡时钟同步
引脚说明
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
针
名字
ST0
ST1
RT0
RT1
FT0
FT1
FT2
FT3
FT4
FT5
RV0
VDDT
GNDT
X1
VDDV
X2
GNDv
LFR
LF
ISET
FV0
FV1
FV2
FV3
FV4
FV5
FV6
FV7
FV8
FV9
FV10
FV11
MX1
ICLK2
ICLK0
CLR
最不发达国家
GND
LDR
RCLK
GNDP
针
TYPE
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
动力
地
-
动力
-
地
-
-
-
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
输入
-
地
-
产量
地
引脚说明
扩展分频器位0输入,翻译PLL(内部上拉) 。
扩展分频器位1路输入,翻译PLL(内部上拉) 。
参考分频器位0输入,翻译PLL(内部上拉) 。
参考分频器位1路输入,翻译PLL(内部上拉) 。
反馈分频器位0输入,翻译PLL(内部上拉) 。
反馈分频器位1路输入,翻译PLL(内部上拉) 。
反馈分频器2位输入,翻译PLL(内部上拉) 。
反馈分频器位3输入,翻译PLL(内部上拉) 。
反馈分频器4位输入,翻译PLL(内部上拉) 。
反馈分频器5位输入,翻译PLL(内部上拉) 。
参考分频器位0输入, VCXO的PLL (内部上拉) 。
对于翻译PLL电源连接。
接地连接的转换器PLL 。
晶体振荡器的输入。该引脚连接到外部参考晶振。
针对VCXO的PLL电源连接。
晶体振荡器的输出。该引脚连接到外部参考晶振。
接地连接的VCXO的PLL 。
环路滤波器的连接,参考节点。参阅环路滤波器电路第6页。
环路滤波器连接,活动节点。参阅环路滤波器电路第6页。
电荷泵电流的输入设置。参阅环路滤波器电路第6页。
反馈分频器位0输入, VCXO的PLL (内部上拉) 。
反馈分频器位1路输入, VCXO的PLL (内部上拉) 。
反馈分频器2位输入, VCXO的PLL (内部上拉) 。
反馈分频器位3输入, VCXO的PLL (内部上拉) 。
反馈分频器4位输入, VCXO的PLL (内部上拉) 。
反馈分频器5位输入, VCXO的PLL (内部上拉) 。
反馈分频器6位输入, VCXO的PLL (内部上拉) 。
反馈分频器第7位输入, VCXO的PLL (内部上拉) 。
反馈分频器8位输入, VCXO的PLL (内部上拉) 。
反馈分频器9位输入, VCXO的PLL (内部上拉) 。
反馈分频器10位输入, VCXO的PLL (内部上拉) 。
反馈分频器11位输入, VCXO的PLL (内部上拉) 。
输入MUX选择位1 (内部上拉) 。
参考时钟输入2 。
参考时钟输入0可承受5V输入。
清除输入,清除VCXO的PLL分频器时低(内部上拉) 。
锁定检测阈值设置电路连接。请参阅电路10页。
数字地连接。
锁定检测阈值设置电路连接。请参阅电路10页。
VCXO的PLL相位检测器参考时钟输出。
接地的输出驱动器( VCLK , TCLK , RCLK , LD , LDR ) 。
MDS 2069-01 ħ
集成电路系统
l
3
525镭CE应力状态吨,萨ñ圣何塞, CA 951 26
l
修订版050203
TE L( 4 08 ) 295 800 -9
l