欢迎访问ic37.com |
会员登录 免费注册
发布采购

MC145505P 参数 Datasheet PDF下载

MC145505P图片预览
型号: MC145505P
PDF下载: 下载PDF文件 查看货源
内容描述: PCM编解码器过滤单在线 [PCM Codec-Filter Mono-Circuit]
分类和应用: 解码器编解码器电信集成电路光电二极管PC
文件页数/大小: 26 页 / 1719 K
品牌: LANSDALE [ LANSDALE SEMICONDUCTOR INC. ]
 浏览型号MC145505P的Datasheet PDF文件第5页浏览型号MC145505P的Datasheet PDF文件第6页浏览型号MC145505P的Datasheet PDF文件第7页浏览型号MC145505P的Datasheet PDF文件第8页浏览型号MC145505P的Datasheet PDF文件第10页浏览型号MC145505P的Datasheet PDF文件第11页浏览型号MC145505P的Datasheet PDF文件第12页浏览型号MC145505P的Datasheet PDF文件第13页  
ML145502 , ML145503 , ML145505
LANSDALE半导体公司
说明
数字
VLS
逻辑电平选择输入和TTL数字地
VLS的控制逻辑电平与数字地面参考
对于所有的数字输入和数字输出。这些设备可以
用逻辑电平从全电源( VSS至VDD )或操作
使用VLS作为数字地面TTL逻辑电平。对于VLS =
VDD ,所有的I / O是整个电源( VSS至VDD摆动)与CMOS
开关点。对于VSS < VLS < ( VDD - 24 V ) ,所有的输入和
输出为TTL兼容VLS是数字
地面上。用V控制引脚输入微星, CCI , TDE ,
香港贸易发展局, RCE , RDC , RDD , PDI和输出TDD 。
微星
主同步输入
MSI被用于确定所述发射的采样率
侧,并作为选择内部预分频的时基
分频器转换时钟输入( CCI )引脚。微星销
应该连接到8KHz的时钟,它可以是一个帧同步
或系统同步信号。微星没有任何关系或传输
接收数据的定时,除用于确定内部反
下TDE引脚说明所描述的麻省理工学院频闪。微星
应该从在异步发送定时衍生
应用程序。在许多应用中的MSI可连接到时延估计。
( MSI内部连接到TDE在ML145503 / 05 )。
CCI
转换时钟输入
CCI的目的是接受五个独立的时钟频率。
这是128千赫, 1.536兆赫, 1.544兆赫, 2.048兆赫,或
2.56兆赫。在此输入频率与MSI比较
和分频分频以产生内部时钟测序
在128千赫(或16倍的采样速率)。的占空比
的CCI由最小脉冲宽度决定的,除了128
千赫,这是直接用于内部测序和绝
有40〜60 %的占空比。在异步应用程序,
CCI应当来自于发送定时。 ( CCI绑
在内部TDC在ML145503 )。
香港贸易发展局
数据传输时钟输入
TDC可以是从64千赫至4.096 MHz的任何频率,并且
常被并列为CCI ,如果数据速率等于5的一个
离散频率。这个时钟是反式的移位时钟
麻省理工学院的移位寄存器和上升沿产生连续的数据
位在TDD 。 TDE应来源于此时钟。 (贸发局
和RDC将在ML145505内部联系在一起的,并
所谓DC。) CCI内部连接到上止点的ML145503 。
因此,贸发局必须满足CCI时序要求也。
TDE
传输数据
启用
输入
TDE服务三大功能。第一TDE上涨
边缘以下的MSI上升沿产生内部
发送频闪从而启动一个A / D转换。该间
最终发射频闪也传送一个新的PCM数据字成
发送移位寄存器(第一符号位)准备好将要输出的
TDD 。该TDE引脚为高阻抗控制
发送的数字数据( TDD)的输出。只要该引脚为高电平,
在TDD输出保持低阻抗。该引脚还可以
输出移位寄存器用于计时从8位串行PCM
字。该TDE引脚与引脚TDC的逻辑与
时钟出一个新的数据位在TDD 。 TDE应保持高电平
连续八TDC周期时钟出一个完整的
PCM字的字节间插的应用程序。发送移位
寄存器反馈自身允许多次读取的
发送数据。如果PCM字,每帧同步输出一次
在字节间插的系统,微星引脚功能包括透明
耳鼻喉科,并且可以连接到时延估计。
该TDE引脚可以为一个位PCM字期间循环
交错的应用程序。 TDE同时控制高阻抗
在TDD输出和内部移位时钟ANCE状态。 TDE
必须落在前TDC上升( tsu8 ),以确保诚信
下一个数据位。必须有至少两个止点下降沿
一帧的最后一个时延估计上升沿和第一间
下一帧的时延估计上升沿。 MSI必须可用
从TDE对位交叉应用程序中分离出来。
TDD
传输数字数据输出
输出电平,在这个引脚通过VLS引脚控制。
对于连接到VDD的VLS ,输出电平是VSS至
VDD 。对于VLS的VDD之间的电压 - 4 V和VSS时,
输出电平为TTL兼容VLS是数字
地供应。在TDD引脚为三态输出控制
由TDE引脚。该引脚的时序由贸发局控制
和TDE 。当在TTL模式下,该输出可以由
高速CMOS兼容使用上拉电阻。该
数据格式( Mu律, A律,或登录幅度)所配置
由木/ A引脚控制。
RDC
接收数据时钟输入
RDC可以是任何频率从64千赫至4.096兆赫。
该引脚通常与贸发局引脚应用程序,可以
使用共同的时钟信号,以便发送和接收数据传输
FERS 。接收移位寄存器由接收控制
时钟使能( RCE )引脚时钟数据到接收数字
在坠落的边缘RDC数据( RDD )引脚。可以这三个信号
异步与所有其它数字引脚。该RDC输入
内部连接到TDC输入的ML145505并呼吁
DC 。
RCE
接收时钟
启用
输入
RCE的上升沿应确定一个重新的符号位
在RDD人为对象PCM字。 RDC的下一个下降沿,后
一个上升的RCE ,装载PCM字的第一个比特进入再
人为对象的寄存器。未来七年下降沿进入剩下
DER的PCM字。在第九个上升沿,接收
PCM码字被传输到接收缓冲寄存器和
A / D转换序列被中断,开始解码过程。
在异步应用程序用8 kHz的采样发射
率,所述接收采样率应该是7.5和8.5之间
千赫。两个接收的PCM字进行解码和模拟
总结每个发射帧,以允许芯片上的会议。
这两个词的PCM应在主频为两个单PCM
即,最低31.25微秒间隔的,具有接收数据的时钟
512 kHz或更快。
第9页的26
www.lansdale.com
发出