欢迎访问ic37.com |
会员登录 免费注册
发布采购

LC4064V-5TN100C 参数 Datasheet PDF下载

LC4064V-5TN100C图片预览
型号: LC4064V-5TN100C
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V / 2.5V / 1.8V在系统可编程超快高密度可编程逻辑器件 [3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs]
分类和应用: 可编程逻辑器件
文件页数/大小: 99 页 / 451 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号LC4064V-5TN100C的Datasheet PDF文件第1页浏览型号LC4064V-5TN100C的Datasheet PDF文件第3页浏览型号LC4064V-5TN100C的Datasheet PDF文件第4页浏览型号LC4064V-5TN100C的Datasheet PDF文件第5页浏览型号LC4064V-5TN100C的Datasheet PDF文件第6页浏览型号LC4064V-5TN100C的Datasheet PDF文件第7页浏览型号LC4064V-5TN100C的Datasheet PDF文件第8页浏览型号LC4064V-5TN100C的Datasheet PDF文件第9页  
莱迪思半导体公司
表2的ispMACH 4000Z系列选购指南
的ispMACH 4032ZC
宏单元
I / O +专用输入
t
PD
(纳秒)
t
S
(纳秒)
t
CO
(纳秒)
f
最大
(兆赫)
电源电压( V)
马克斯。待机电流Icc ( μA )
引脚/包
32
32+4/32+4
3.5
2.2
3.0
267
1.8
20
48 TQFP
56型csBGA
的ispMACH 4000V / B / C / Z系列数据手册
的ispMACH 4064ZC
64
32+4/32+12/
64+10/64+10
3.7
2.5
3.2
250
1.8
25
48 TQFP
56型csBGA
100 TQFP
132型csBGA
的ispMACH 4128ZC
128
64+10/96+4
4.2
2.7
3.5
220
1.8
35
的ispMACH 4256ZC
256
64+10/96+6/
128+4
4.5
2.9
3.8
200
1.8
55
100 TQFP
132csBGA
100 TQFP
132型csBGA
176 TQFP
的ispMACH 4000简介
高性能的ispMACH 4000系列莱迪思提供了超快的CPLD解决方案。该系列是一个融合
在系统可编程逻辑器件:莱迪思的两个最流行的体系结构
®
2000年的ispMACH 4A 。留住最好的两个家庭,
中的ispMACH 4000架构的重点是显着的创新,结合了最高的性能和低
输出功率是在灵活的CPLD系列。
所述的ispMACH 4000结合了高速和低功率与所需的易于设计的灵活性。凭借其
强大的全球路由池和输出路由池,这个系列提供了优异的首次圆弧设计,时序predictabil-
性,路由,引出线保留和密度移植。
在的ispMACH 4000系列提供密度范围从32到512个宏单元。有多个密度I / O的COM
在薄型四方扁平封装( TQFP ) ,芯片级BGA (型csBGA )和细间距BGA薄( ftBGA )封装组合将
从44至256引脚/球。表1示出了宏小区,封装和I / O选择,以及其他主要的
参数。
在的ispMACH 4000系列具有增强的系统集成能力。它支持3.3V ( 4000V ) , 2.5V ( 4000B )
和1.8V ( 4000C / Z)的电源电压和3.3V , 2.5V和1.8V接口电压。另外,输入可以安全地
驱动到5.5V时,一个I / O组是CON连接gured的3.3V工作电压,使该系列可承受5V 。的的ispMACH
4000还提供了增强的I / O功能,如压摆率控制, PCI兼容,总线保持锁存器,引体向上
电阻,下拉电阻,开漏输出和热插拔。在的ispMACH 4000家庭成员3.3V /
2.5V / 1.8V在系统可编程通过IEEE 1532标准接口。 IEEE标准1149.1边界
扫描测试功能还允许在自动测试设备产品测试。 1532接口信号TCK ,
TMS, TDI和TDO是参考V
CC
(逻辑核心) 。
概观
在的ispMACH 4000器件由多个36路输入, 16个宏单元的通用逻辑块( GLBs )相互连接
由一个全球路由池( GRP ) 。输出路由池( ORPS )连接GLBs到I / O模块(IOB ) ,这
包含多个I / O单元。这个体系结构示于图1 。
2