MK32VT1664A-8YC (98.07.17)
BLOCK DIAGRAM
CKE1
CKE0
/CS0
DQMB0
DQ0
DQ7
DQMB1
DQ8
DQ15
DQMB4
DQ32
DQ39
DQMB5
DQ40
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
/CS1
DQM /CS CKE
DQ0
/CS2
DQMB2
DQ16
DQ23
DQMB3
DQ24
DQ31
DQMB6
DQ48
DQ55
DQMB7
DQ56
DQ63
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
DQM /CS CKE
DQ0
/CS3
DQM /CS CKE
DQ0
10KΩ
1
DQ7
DQ7
9
DQ7
3
DQ7
11
2
DQ7
DQ7
10
DQ7
4
DQ7
12
5
DQ7
DQ7
13
DQ7
7
DQ7
15
6
DQ47
DQ7
DQ7
14
DQ7
8
DQ7
Serial PD
SCL
16
17
A0 A1 A2
47KΩ
SA0 SA1 SA2
SDA
WP
1
2
CLK0
9
10
CLK1
3
4
CLK2
11
12
CLK3
5
6
3.3pF
13
14
3.3pF
7
8
3.3pF
15
16
3.3pF
/RAS,/CAS,/WE
A0-A11,BA0,BA1
1
á
Vcc
16
Vss
0.1uF
0.33uF
Two Decoupling Capacitors
per SDRAM
Note. The Value of all resistors is 10Ω expect WP and CKE1
MODULE
OUTLINE
(Front)
(Back)
1
85
10 11
94 95
40 41
124 125
84
168
Page 2/11