欢迎访问ic37.com |
会员登录 免费注册
发布采购

9702-01 参数 Datasheet PDF下载

9702-01图片预览
型号: 9702-01
PDF下载: 下载PDF文件 查看货源
内容描述: 3000兆赫的UltraCMOS ?整数N分频PLL抗辐射的空间应用 [3000 MHz UltraCMOS⑩ Integer-N PLL Rad Hard for Space Applications]
分类和应用:
文件页数/大小: 13 页 / 261 K
品牌: PEREGRINE [ PEREGRINE SEMICONDUCTOR CORP. ]
 浏览型号9702-01的Datasheet PDF文件第5页浏览型号9702-01的Datasheet PDF文件第6页浏览型号9702-01的Datasheet PDF文件第7页浏览型号9702-01的Datasheet PDF文件第8页浏览型号9702-01的Datasheet PDF文件第10页浏览型号9702-01的Datasheet PDF文件第11页浏览型号9702-01的Datasheet PDF文件第12页浏览型号9702-01的Datasheet PDF文件第13页  
PE9702
产品speci fi cation
串行接口模式
串行接口模式,可通过设置
BMODE
输入“低”和SMODE输入“高” 。
而E_WR输入为“低”和S_WR
输入为“低” ,串行输入数据( SDATA输入) ,乙
0
to
B
19
,是串行时钟到主寄存器上
SCLK, MSB( B的上升沿
0
)第一。该
从主寄存器的内容被传输
入上的上升沿二次寄存器
无论S_WR或Hop_WR根据定时
在如图所示的图6的数据传输至
计数器如表7所示。
由初级和所提供的双缓冲
辅助寄存器允许对“乒乓”专柜
控制使用FSELS输入。当FSELS是
“高”时,主寄存器的内容设置
计数器输入。当FSELS为“低” ,则
二次寄存器的内容被使用。
而E_WR输入为“高”和S_WR
输入为“低” ,串行输入数据( SDATA输入) ,乙
0
to
表7.初级寄存器编程
接口
模式
并行
ENH
1
BMODE
0
SMODE
0
R
5
R
4
M
8
M
7
PRE_EN
M
6
M
5
M
4
B
7
,计时串联到该增强
在SCLK , MSB的上升沿寄存器(B
0
)第一。
增强的寄存器是双缓冲来
防止在无意中串行控制的变化
装载,用的串联输入缓冲器捕获
上E_WR的下降沿进行数据
根据所示的时序图
图5. E_WR的下降沿之后,将数据
提供的控制位,如表8与位
通过认定上的功能
ENH
输入
“低” 。
直接接口模式
直接接口模式,可通过设置
BMODE
输入“高” 。
计数器控制位直接在引脚设置
如表7所示。在直接接口模式,主
计数器输入M
7
和M
8
和R计数器输入
R
4
和R
5
在内部强制为低电平( “0”) 。
M
3
M
2
M
1
M
0
R
3
R
2
R
1
R
0
A
3
A
2
A
1
A
0
M2_WR上升沿负荷
D
3
B
0
D
2
B
1
D
1
B
2
D
0
B
3
D
7
B
4
PRE_EN
D
6
B
5
M1_WR上升沿负荷
D
5
B
6
D
4
B
7
D
3
B
8
D
2
B
9
D
1
B
10
D
0
B
11
D
7
B
12
D
6
B
13
A_WR上升沿负荷
D
5
B
14
D
4
B
15
D
3
B
16
D
2
B
17
D
1
B
18
D
0
B
19
串行*
1
0
1
直接
1
1
X
0
0
0
0
M
6
M
5
M
4
M
3
M
2
M
1
M
0
R
3
R
2
R
1
R
0
A
3
A
2
A
1
A
0
*串行数据串行时钟在SCLK的上升沿时E_WR “低”,并捕获辅助寄存器上S_WR上升沿。
MSB (第一)
(后进) LSB
表8.增强寄存器编程
接口
模式
并行
ENH
BMODE
SMODE
版权所有
版权所有
版权所有
动力
计数器
负载
MSEL
产量
预分频器
产量
f
c
, f
p
OE
E_WR上升沿负荷
0
0
0
D
7
B
0
D
6
B
1
D
5
B
2
D
4
B
3
D
3
B
4
D
2
B
5
D
1
B
6
D
0
B
7
串行*
0
0
1
*串行数据串行时钟在SCLK的上升沿时E_WR “高”,抓获在E_WR下降沿双缓冲。
MSB (第一)
(后进) LSB
文档编号70-0036-02
www.psemi.com
© 2003-2006 Peregrine半导体公司保留所有权利。
第9页的13