欢迎访问ic37.com |
会员登录 免费注册
发布采购

PL611S-19-XXXGCR 参数 Datasheet PDF下载

PL611S-19-XXXGCR图片预览
型号: PL611S-19-XXXGCR
PDF下载: 下载PDF文件 查看货源
内容描述: 0.5KHZ - 55MHz的MHz到千赫的可编程ClockTM [0.5kHz-55MHz MHz to KHz Programmable ClockTM]
分类和应用:
文件页数/大小: 8 页 / 208 K
品牌: PLL [ PHASELINK CORPORATION ]
 浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第1页浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第2页浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第3页浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第4页浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第5页浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第7页浏览型号PL611S-19-XXXGCR的Datasheet PDF文件第8页  
(初步)
PL611s-19
0.5KHZ - 55MHz的MHz到千赫的可编程时钟
TM
PCB布局考虑性能优化
下面的指南,以帮助您与性能优化的PCB设计:
- 保持所有的PCB走线PL611s -19短
可能的,以及保持所有其他痕迹远
从它成为可能。
- 当从一个产生的参考时钟输入
水晶,将PL611s - 19 “ FIN ”亲如
可以将“ XOUT ”水晶引脚。这将减少
参考输入和之间的串扰
其它信号。
- 地方之间的0.01 F〜 0.1μF的去耦电容
VDD和GND ,在PCB上的元件侧,靠近
VDD引脚。我们不建议将这一
部件上的印刷电路板的背面。经历
过孔会降低信号完整性,从而导致额外的抖动
和相位噪声。
- 强烈建议保持VDD和GND
迹线越短越好。
- 当连接长的痕迹( > 1英寸)到一个CMOS
输出,设计的痕迹作为传输是很重要的
线或“带状” ,以避免反射或振铃。在这
情况下,该CMOS输出需要被匹配到跟踪
阻抗。通常是“带状线'是专为50
阻抗和CMOS输出通常具有低于
50阻抗以便匹配可以通过增加一个来实现
电阻串联在CMOS输出引脚的“带状线”
迹。
- 请联系PhaseLink关于如何应用笔记
设计输出驱动长走线或额外的布局
协助。
DFN -6L评估板
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990传真:( 510 ) 492-0991
www.phaselink.com
转06年12月12日第6页