欢迎访问ic37.com |
会员登录 免费注册
发布采购

SI5338F-A-GMR 参数 Datasheet PDF下载

SI5338F-A-GMR图片预览
型号: SI5338F-A-GMR
PDF下载: 下载PDF文件 查看货源
内容描述: I2C可编程任意频率, ANY- QUAD输出时钟发生器 [I2C-PROGRAMMABLE ANY-FREQUENCY, ANY-OUTPUT QUAD CLOCK GENERATOR]
分类和应用: 晶体时钟发生器微控制器和处理器输出元件
文件页数/大小: 170 页 / 662 K
品牌: SILABS [ SILICON LABORATORIES ]
 浏览型号SI5338F-A-GMR的Datasheet PDF文件第13页浏览型号SI5338F-A-GMR的Datasheet PDF文件第14页浏览型号SI5338F-A-GMR的Datasheet PDF文件第15页浏览型号SI5338F-A-GMR的Datasheet PDF文件第16页浏览型号SI5338F-A-GMR的Datasheet PDF文件第18页浏览型号SI5338F-A-GMR的Datasheet PDF文件第19页浏览型号SI5338F-A-GMR的Datasheet PDF文件第20页浏览型号SI5338F-A-GMR的Datasheet PDF文件第21页  
Si5338
3.2 。输入级
输入级支持四个输入。两个被用作
时钟输入
到合成阶段,而另一个
运用两种形式作为
反馈输入
零延迟或
外部反馈模式。如遇有外部
不需要反馈,所有四个输入可用来
在合成阶段。该
参考选择
选择一个
的输入端作为基准的合成阶段。
输入配置是可选的,通过I
C
界面。输入多路复用器会自动的设置
ClockBuilder桌面(参见“ 3.1.1 。 ClockBuilder ™
手动复用器,请参阅“ AN411 :配置Si5338 ” 。
IN3和IN4接受单端信号从5 MHz到
200兆赫。单端输入,在内部AC-
加上;所以,它们可以接受各种信号
而不需要特定的直流电平。输入信号
只需要满足的最小电压摆动和绝
不超过最大VIH或最小VIL 。请参阅
连接示于图3中的其他
终止选项,请参阅“ AN408 :终止
对于任何频率的选项,任何输出时钟
发生器和时钟缓冲器, Si5338 , Si5334 ,
Si5330”.
对于自由运行操作,内部振荡器
从低频基本模式晶体工作
( XTAL)与8之间的共振频率
30兆赫。晶体可以很容易地连接到引脚IN1
和IN2无需外部元件,如图
都保证与Si5338工作。
OSC
NOCLK
P1DIV_IN
IN1
IN2
IN3
÷P1
为了合成阶段
IN1
XTAL
IN2
P2DIV_IN
IN4
IN5
IN6
÷P2
NOCLK
OSC
为了合成阶段
或输出选择器
图2.输入级
IN1 / IN2和IN5 / IN6能够差动输入
接受的时钟速率从5到710兆赫。该
差分输入是能够连接到多的
信号,如LVPECL,LVDS HSCL , HCSL ,并
慢性粒细胞白血病。差分信号必须交流耦合,如图
在图3的100端接电阻
放置在靠近
到输入引脚也是必需的。参考表6对
信号电压的限制。
图4连接的XTAL到Si5338
请参阅“ AN360 :晶体选择指南Si533x / 5X
设备“上的水晶选择信息。
3.2.1 。丢失的信号( LOS )报警探测器
有两种LOS检测器: LOS_CLKIN和
LOS_FDBK 。这些探测器被绑定到的输出
P1和P2的分频器,它们总是
启用。见"3.6 。第22页上的状态Indicators"的
在报警指示灯的细节。这些报警使用
在编程过程中,以确保有效的输入时钟是
检测到。该输入MUX被自动设置
ClockBuilder桌面(见AN411手动设置) 。
0.1 uF的
50
100
50
0.1 uF的
Rs
50
IN3 / IN4
IN1 / IN5
IN2 / IN6
3.3 。合成阶段
新一代计时应用需要广泛
的频率范围是经常非整数相关的。
传统的时钟架构解决这个使用
多单PLL集成电路,经常在BOM的代价
复杂性和功耗。该Si5338采用专利
的MultiSynth技术,大大简化了时序
结构通过集成频率合成
四锁相环( PLL)的一个功能
单个设备,大大减少尺寸和功率
要求与传统的解决方案。
图3.差分接口和单
端信号的Si5338
修订版0.6
17