欢迎访问ic37.com |
会员登录 免费注册
发布采购

STK15C88_08 参数 Datasheet PDF下载

STK15C88_08图片预览
型号: STK15C88_08
PDF下载: 下载PDF文件 查看货源
内容描述: 32Kx8 PowerStore的nvSRAM [32Kx8 PowerStore nvSRAM]
分类和应用: 静态存储器
文件页数/大小: 15 页 / 403 K
品牌: SIMTEK [ SIMTEK CORPORATION ]
 浏览型号STK15C88_08的Datasheet PDF文件第1页浏览型号STK15C88_08的Datasheet PDF文件第3页浏览型号STK15C88_08的Datasheet PDF文件第4页浏览型号STK15C88_08的Datasheet PDF文件第5页浏览型号STK15C88_08的Datasheet PDF文件第6页浏览型号STK15C88_08的Datasheet PDF文件第7页浏览型号STK15C88_08的Datasheet PDF文件第8页浏览型号STK15C88_08的Datasheet PDF文件第9页  
STK15C88
PIN CONFIGURATIONS
A
14
A
12
A
7
A
6
A
5
A
4
A
3
A
2
A
1
A
0
DQ
0
DQ
1
DQ
2
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
(TOP)
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
CC
W
A
13
A
8
A
9
A
11
G
A
10
E
DQ
7
DQ
6
DQ
5
DQ
4
DQ
3
28 Pin 300 mil SOIC
28 Pin 330 mil SOIC
PIN DESCRIPTIONS
Pin Name
A
14
-A
0
DQ
7
-DQ
0
E
W
G
V
CC
V
SS
Input
I/O
Input
Input
Input
Power Supply
Power Supply
I/O
Description
Address: The 15 address inputs select one of 32,768 bytes in the nvSRAM array
Data: Bi-directional 8-bit data bus for accessing the nvSRAM
Chip Enable: The active low E input selects the device
Write Enable: The active low W enables data on the DQ pins to be written to the address
location latched by the falling edge of E
Output Enable: The active low G input enables the data output buffers during read cycles.
De-asserting G high caused the DQ pins to tri-state.
Power: 5.0V, +10%
Ground
Document Control #ML0016 Rev 2.0
Jan, 2008
2