欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY28419 参数 Datasheet PDF下载

CY28419图片预览
型号: CY28419
PDF下载: 下载PDF文件 查看货源
内容描述: 时钟合成器与差分SRC和CPU输出 [Clock Synthesizer with Differential SRC and CPU Outputs]
分类和应用: 时钟
文件页数/大小: 15 页 / 208 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号CY28419的Datasheet PDF文件第1页浏览型号CY28419的Datasheet PDF文件第3页浏览型号CY28419的Datasheet PDF文件第4页浏览型号CY28419的Datasheet PDF文件第5页浏览型号CY28419的Datasheet PDF文件第6页浏览型号CY28419的Datasheet PDF文件第7页浏览型号CY28419的Datasheet PDF文件第8页浏览型号CY28419的Datasheet PDF文件第9页  
CY28419
引脚说明
PIN号
1,2
4
引脚名称
REF (0: 1)
XIN
PIN TYPE
O, SE
I
引脚说明
参考时钟。
3.3V 14.318 -的Mz时钟输出。
晶体连接或外部参考频率输入。
该引脚具有双重
功能。它可以被用作一个外部14.318 MHz的晶体振荡器连接,或作为
外部参考频率输入。
水晶连接。
连接外部14.318 MHz的晶振输出。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
差分串行参考时钟。
66 MHz的时钟输出。
3.3V 66 MHz的时钟从内部VCO 。
48/66 MHz的时钟输出。
通过SMBus的3.3V可选择的是66或48兆赫。
自由运行PCI输出。
33 MHz的时钟从3V66分频。
PCI时钟输出。
33 MHz的时钟从3V66分频。
固定的48 MHz的时钟输出。
固定的48 MHz的时钟输出。
3.3V LVTTL输入CPU的频率选择。
目前的参考。
精密电阻连接到该引脚连接到
内部电流基准。
3.3V LVTTL输入掉电#低电平有效。
3.3V的LVTTL输入是用于锁存FS0输入一个电平敏感频闪
(活动
低) 。
SMBus兼容SDATA 。
SMBus兼容SCLOCK 。
地面为参考电流。
3.3V电源的PLL 。
地面PLL 。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
5
41,44,47,50
40,43,46,49
38, 37
22,23,26,27
29
7,8,9
XOUT
CPUT (0 :3)的
CPUC (0 :3)的
SRCT , SRCC
3V66(3:0)
3V66_4VCH
PCIF (0 :2)的
O, SE
O, DIF
O, DIF
O, DIF
O, SE
O, SE
O, SE
O, SE
O, SE
O, SE
I
I
我, PU
I
I / O
I
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
12,13,14,15 ,PCI ( 0:6 )
18,19,20
31,
32
51,56
52
21
35
30
28
53
55
54
42,48
45
36
39
34
33
10,16
11,17
24
25
3
6
USB_48
DOT_48
FS_A , FS_B
IREF
PD #
VTT_PWRGD #
SDATA
SCLK
VSS_IREF
VDD_A
VSS_A
VDD_CPU
VSS_CPU
VDD_SRC
VSS_SRC
VDD_48
VSS_48
VDD_PCI
VSS_PCI
VDD_3V66
VSS_3V66
VDD_REF
VSS_REF
1.0版, 2006年11月22日
分页: 15 2