CY28RS480
字节2 :控制寄存器2
位
7
@Pup
1
名字
CPUT / C
SRCT / C
USB_48
PCI
版权所有
版权所有
中央处理器
SRC
版权所有
版权所有
扩频选择
‘0’ = –0.35%
‘1’ = –0.50%
48 - MHz输出驱动强度
0 = 2x, 1 = 1x
33 - MHz输出驱动强度
0 = 2x, 1 = 1x
版权所有
版权所有
CPU / SRC扩频启用
0 =传播关,1 =铺在
版权所有
版权所有
描述
6
5
4
3
2
1
0
1
1
0
1
0
1
1
字节3 :控制寄存器3
位
7
@Pup
1
名字
CLKREQ #
描述
CLKREQ #驱动模式
停车时驱动0 = SRC时钟, 1 = SRC钟表三态时,
停止
CPU PD驱动模式
0 = CPU时钟驱动时掉电, 1 = CPU时钟三态
SRC PD驱动模式
0 = SRC时钟时省电, 1 = SRC钟表三态驱动
版权所有
版权所有
版权所有
版权所有
HTT66输出驱动Strength0 =高驱动器, 1 =低的车程。
6
5
4
3
2
1
0
0
1
0
1
1
1
1
中央处理器
SRC
版权所有
版权所有
版权所有
版权所有
HTT66
字节4 :控制寄存器第4
位
7
@Pup
0
名字
SRC[T/C]5
描述
SRC [T / C ] 5 CLKREQ0控制
1 = SRC [T / C] 5停止可能由CLKREQ # 0引脚
0 = SRC [T / C ] 5自由运行
SRC [T / C] 4 CLKREQ # 0控制
1 = SRC [T / C] 4停止可能由CLKREQ # 0引脚
0 = SRC [T / C] 4自由运行
SRC [T / C] 3 CLKREQ # 0控制
1 = SRC [T / C] 3停止可能由CLKREQ # 0引脚
0 = SRC [T / C] 3自由运行
SRC [T / C ] 2 CLKREQ # 0控制
1 = SRC [T / C] 2停止可能由CLKREQ # 0引脚
0 = SRC [T / C ] 2自由运行
SRC [T / C] 1 CLKREQ # 0控制
1 = SRC [T / C] 1停止可能由CLKREQ # 0引脚
0 = SRC [T / C] 1自由运行
SRC [T / C ] 0 CLKREQ # 0控制
1 = SRC [T / C] 1停止可能由CLKREQ # 0引脚
0 = SRC [T / C] 1自由运行
HTT66输出使能
0 =禁用, 1 =启用
6
0
SRC[T/C]4
5
0
SRC[T/C]3
4
0
SRC[T/C]2
3
0
SRC[T/C]1
2
0
SRC[T/C]0
1
1
HTT66
1.0版, 2006年11月22日
第14页5