欢迎访问ic37.com |
会员登录 免费注册
发布采购

UPSD3233 参数 Datasheet PDF下载

UPSD3233图片预览
型号: UPSD3233
PDF下载: 下载PDF文件 查看货源
内容描述: 闪存可编程系统设备与8032微控制器内核 [Flash Programmable System Devices with 8032 Microcontroller Core]
分类和应用: 闪存微控制器
文件页数/大小: 170 页 / 2708 K
品牌: STMICROELECTRONICS [ STMICROELECTRONICS ]
 浏览型号UPSD3233的Datasheet PDF文件第116页浏览型号UPSD3233的Datasheet PDF文件第117页浏览型号UPSD3233的Datasheet PDF文件第118页浏览型号UPSD3233的Datasheet PDF文件第119页浏览型号UPSD3233的Datasheet PDF文件第121页浏览型号UPSD3233的Datasheet PDF文件第122页浏览型号UPSD3233的Datasheet PDF文件第123页浏览型号UPSD3233的Datasheet PDF文件第124页  
uPSD3234A , uPSD3234BV , uPSD3233B , uPSD3233BV
端口引脚的三态输出驱动使所配置
通过一个两输入或门的输入端来受控
从CPLD和阵列使乘积项
和方向寄存器。如果能产品
任意的阵列输出术语没有定义
并且端口引脚没有被定义为CPLD输出
在PSDsoft中,那么方向寄存器
驱动端口引脚缓冲区的唯一控制权。
这些寄存器的内容可以通过改变
该MCU。端口数据缓冲器( PDB )的反馈
路径允许MCU检查的内容
寄存器。
端口A, B和C都嵌入宏观输入
单元( IMC ) 。输入宏单元( IMC )可
配置为锁存器,寄存器,或直接输入
在可编程逻辑器件。锁存器和寄存器的时钟
通过地址选通( ALE)或从产品期限
在PLD与门阵列。从输入输出
宏单元( IMC )驱动PLD输入总线与CAN
be
by
MCU。
SEE
端口工作模式
在I / O端口有多种工作模式。
某些模式下可以使用PSDsoft中被定义,一些
由MCU写入控制寄存器中
CSIOP空间,部分由两者。的模式,
只能使用PSDsoft中必须是亲被定义
编程到器件中,并且不能被改变
除非该设备重新编程。模式
可以由微控制器来改变能够这样做的
动态地在运行时。 PLD的I / O ,数据端口,
地址输入和外围I / O模式是
只是必须编程之前定义模式
明设备。所有其它模式可以改变
由MCU在运行时。请参阅应用笔记
AN1171
对于更多的细节。
总结其模式
可在每个端口上。
示出了如何以及在何处不同的模式
配置。每个端口的操作模式是
在下面的章节中描述。
单片机的I / O模式
在单片机的I / O模式下, MCU使用的I / O端口
块来扩大自己的I / O端口。通过设置
CSIOP空间,对PSD模块上的端口
映射到所述微控制器的地址空间。这种吸附
端口礼服中列出
端口引脚可投入MCU I / O模式通过写作
在控制寄存器一个'0'到相应的位
之三。单片机的I / O方向可以通过改变
写入到对应的位的方向
寄存器,或者通过输出使能乘积项。
SEE
当销
被配置为输出时,数据的内容
输出寄存器驱动引脚。当配置为
输入,MCU可以通过读取端口输入
该数据在缓冲区中。看
端口C和D不具有控制寄存器,并
在单片机的I / O模式默认情况下。它们可以用于
对于PLD I / O ,如果方程为他们PS-写
达贝尔。
PLD I / O模式
PLD的I / O模式使用的端口作为输入
CPLD的输入宏单元( IMC ) ,和/或作为输出
把从CPLD的输出宏单元( OMC ) 。
该输出可以是三态的控制信号。
此输出使能控制信号可以被定义
由一个乘积项的PLD,或者通过复位
相应的方向位注册以“0”。
在方向寄存器的相应位
不能被设置为'1',如果该引脚被定义为一个可编程逻辑器件
输入信号在PSDsoft中。 PLD的I / O模式
通过声明的端口引脚在PSDsoft中规定,
然后写一个方程式分配PLD I /
O操作的端口。
地址输出模式
地址输出模式,可以用来驱动锁存
MCU地址到端口引脚。这些端口
引脚可以反过来,驱动外部设备。无论是
输出使能或两者的相应位
方向寄存器和控制寄存器必须是
设置为“1”,引脚使用地址输出模式。这
必须由MCU在运行时进行。看
为地址输出脚赋值
ments在端口A和B的不同的MCU 。
外围I / O模式
外围I / O模式可用于对接
外围设备。在这种模式下,所有端口A的
用作三态,双向数据缓冲器
该MCU。外围I / O模式是通过设置启用
婷位7的虚拟机注册到'1'。
展示了如何端口A作为一个双向二
rectional缓冲区为MCU的数据总线,如果外设
I / O模式被启用。 /一个方程PSEL0和
或PSEL1必须写在PSDsoft中。该缓冲器是
三态时PSEL0或PSEL1低(不是AC-
略去) 。在该PSEN信号应该是“相与”
PSEL方程时,禁用缓冲区PSEL
位于数据空间中。
JTAG在系统编程( ISP )
端口C的JTAG兼容,并且可用于在 -
系统编程( ISP) 。欲了解更多信息
在JTAG端口,请参阅
120/170