欢迎访问ic37.com |
会员登录 免费注册
发布采购

WED2ZL361MS35BC 参数 Datasheet PDF下载

WED2ZL361MS35BC图片预览
型号: WED2ZL361MS35BC
PDF下载: 下载PDF文件 查看货源
内容描述: 1Mx36同步管道突发NBL SRAM [1Mx36 Synchronous Pipeline Burst NBL SRAM]
分类和应用: 存储内存集成电路静态存储器
文件页数/大小: 12 页 / 647 K
品牌: WEDC [ WHITE ELECTRONIC DESIGNS CORPORATION ]
 浏览型号WED2ZL361MS35BC的Datasheet PDF文件第1页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第2页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第3页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第4页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第6页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第7页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第8页浏览型号WED2ZL361MS35BC的Datasheet PDF文件第9页  
怀特电子设计
AC特性
参数
时钟时间
时钟存取时间
输出使能到数据有效
钟高输出低Z
从时钟高电平输出保持
输出使能低到输出低Z
输出使能高到输出高阻
钟高输出高-Z
时钟高电平脉冲宽度
时钟低脉冲宽度
地址设置为时钟高
CKE设置为时钟高
数据建立到时钟高
编写安装程序时钟高
地址前进到时钟高
片选设置为时钟高
地址保持时钟高
CKE保持到时钟高
数据保持到时钟高
写保持到时钟高
地址前进到时钟高
芯片选择保持到时钟高
ZZ高到掉电
ZZ低功率可达
符号
t
CYC
t
CD
t
OE
t
LZC
t
OH
t
LZOE
t
HZOE
t
HZC
t
CH
t
CL
t
AS
t
CES
t
DS
t
WS
t
ADVS
t
CSS
t
AH
t
CEH
t
DH
t
WH
t
ADVH
t
CSH
t
PDS
t
PUS
250MHz
4.0
--
--
1.5
1.5
0.0
--
--
1.7
1.7
1.2
1.2
1.2
1.2
1.2
1.2
0.3
0.3
0.3
0.3
0.3
0.3
2
2
2.6
2.6
--
--
--
2.6
2.6
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
最大
225MHz
4.4
--
--
1.5
1.5
0.0
--
--
2.0
2.0
1.4
1.4
1.4
1.4
1.4
1.4
0.4
0.4
0.4
0.4
0.4
0.4
2
2
2.8
2.8
--
--
--
2.8
2.8
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
最大
200MHz
5.0
--
--
1.5
1.5
0.0
--
--
2.0
2.0
1.4
1.4
1.4
1.4
1.4
1.4
0.4
0.4
0.4
0.4
0.4
0.4
2
2
3.0
3.0
--
--
--
3.0
3.0
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
最大
166MHz
6.0
--
--
1.5
1.5
0.0
--
--
2.2
2.2
1.5
1.5
1.5
1.5
1.5
1.5
0.5
0.5
0.5
0.5
0.5
0.5
2
2
3.5
3.5
--
--
--
3.0
3.0
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
最大
WED2ZL361MS
150MHz
6.7
--
--
1.5
1.5
0.0
--
--
2.2
2.2
1.5
1.5
1.5
1.5
1.5
1.5
0.5
0.5
0.5
0.5
0.5
0.5
2
2
3.8
3.8
--
--
--
3.0
3.0
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
最大
133MHz
7.5
--
--
1.5
1.5
0.0
--
--
2.2
2.2
1.5
1.5
1.5
1.5
1.5
1.5
0.5
0.5
0.5
0.5
0.5
0.5
2
2
4.2
4.2
--
--
--
3.5
3.5
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
--
最大
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
周期
周期
注意事项:
1.所有地址输入必须满足特定网络版的建立和保持时间都上升时钟( CK )边缘时, ADV采样低, CEX #被采样有效。所有其他
同步输入必须满足特定网络版建立和保持时间,只要该设备是芯片的选择。
2.芯片使能必须是有效的在CK的每个上升沿(当ADV为低),以保持启用。
3.写周期解网络由WE #定义低已经注册到设备的ADV低。一个读周期是去连接定义了WE #高配ADV低。这两种情况下必须
满足建立和保持时间。
(0 ≤ T
A
= 70℃ ,V
CC
= 2.5V ±5% ;商业或-40 ° C≤ TA≤ 85 ℃; V
CC
= 2.5V ±5% ;工业)
参数
输入脉冲电平
输入上升和下降时间(实测为20% 〜80 % )
输入和输出时序参考电平
输出负载
价值
0至2.5V
1.0V/ns
1.25V
参见输出负载( A)
AC测试条件
输出负载( A)
DOUT
Zo=50Ω
RL=50Ω
VL=1.25V
30pF*
输出负载( B)
(对于T
LZC
, t
LZOE
, t
HZOE
和叔
HZC
)
+2.5V
DOUT
1538Ω
1667Ω
5pF*
*包括范围和夹具电容
怀特电子设计公司保留更改产品或特定网络阳离子,恕不另行通知。
十月, 2002年
启5
5
怀特电子设计公司• ( 602 ) 437-1520 •www.wedc.com