R
XC18V00系列在系统可编程配置PROM
表1:
引脚名称和描述
(续)
针
名字
CF
边界
扫描
订单
22
21
44-pin
VQFP
10
44-pin
PLCC
16
20-pin
SOIC &
PLCC
7
(1)
功能
数据输出
产量
启用
数据输出
产量
启用
引脚说明
允许JTAG CONFIG指令
启动FPGA配置不
断电FPGA 。这是一
这是脉冲由低漏极开路输出
在JTAG config命令。
芯片使能输出(CEO )连接
到下的PROM中的CE输入
链。该输出为低电平时, CE为低
和OE / RESET输入为高电平时,与该
内部地址计数器已
增加超出其终端数
( TC )值。 CEO返回时高
OE / RESET变低或CE变为高电平。
GND是接地连接。
首席执行官
12
11
21
27
13
GND
TMS
模式
SELECT
6 , 18 , 28 &
41
5
3, 12, 24
&放大器; 34
11
11
5
TMS上的上升沿状态
TCK决定状态转换为
测试访问端口( TAP)控制器。
TMS内部有一个50K欧姆的电阻
拉就可以提供一个逻辑“1”到
设备如果引脚没有驱动。
该引脚为JTAG测试时钟。它
依次把TAP控制器和所有的
JTAG测试和编程的电子产品。
该引脚为串行输入到所有JTAG
指令和数据寄存器。 TDI有
内置50K欧姆的电阻上拉至
提供一个逻辑“1”到系统中,如果销
不被驱动。
该引脚是所有JTAG串行输出
指令和数据寄存器。 TDO有
内置50K欧姆的电阻上拉
以提供一个逻辑“1”到系统中,如果
不会驱动引脚。
正3.3V电源电压为内部
逻辑。
正面的3.3V或2.5V的电源电压
连接到输入缓冲器
(2)
和
输出电压驱动器。
未连接。
TCK
时钟
7
13
6
TDI
DATA IN
3
9
4
TDO
数据输出
31
37
17
V
CCINT
V
CCO
17日, 35安培;
38
(3)
8 , 16 , 26 &
36
1, 2, 4,
11, 12, 20,
22, 23, 24,
30, 32, 33,
34, 37, 39,
44
23日, 41 &
44
(3)
14, 22, 32
& 42
1, 6, 7, 8,
10, 17, 18,
26, 28, 29,
30, 36, 38,
39, 40, 43
18安培; 20
(3)
19
NC
注意事项:
1.
2.
3.
默认情况下, 7脚为D4引脚在20引脚封装。然而, CF --> D4编程选项可以设置来覆盖默认和路线
在CF功能在串行模式引脚7 。
用于与IDCODES 0502x093h设备,输入缓冲器由V供给
CCINT
.
对于IDCODES , 0503x093h ,这些V器件
CCINT
引脚内部未连接: 38针44针VQFP封装,引脚44的44引脚PLCC
封装和引脚20 20引脚SOIC and20引脚PLCC封装。
DS026 ( V4.0 ) 2003年6月11日
产品speci fi cation
1-800-255-7778
3