Z8喝采! XP
®
F08xA系列
产品speci fi cation
53
IRQ0启用高低位寄存器
存器(表36和37 ),形成编码的优先级能够在中断的中断
请求0寄存器。优先级由每个寄存器设置位产生。
表35. IRQ0启用和优先级编码
IRQ0ENH [X] IRQ0ENL [X ]优先权
0
0
1
1
0
1
0
1
残
LEVEL 1
LEVEL 2
LEVEL 3
描述
残
低
公称
高
哪里
x
表示从0-7的寄存器位。
表36. IRQ0使高位寄存器( IRQ0ENH )
位
场
RESET
读/写
ADDR
7
版权所有
0
读/写
6
T1ENH
0
读/写
5
T0ENH
0
读/写
4
U0RENH
0
读/写
FC1H
3
U0TENH
0
读/写
2
版权所有
0
读/写
1
版权所有
0
读/写
0
ADCENH
0
读/写
保留,必须为0 。
T1ENH定时器1中断请求允许高位
T0ENH定时器0中断请求允许高位
U0RENH -UART 0接收中断请求允许高位
U0TENH -UART 0发送中断请求允许高位
ADCENH -ADC中断请求允许高位
表37. IRQ0使低位寄存器( IRQ0ENL )
位
场
RESET
读/写
ADDR
7
版权所有
0
R
6
T1ENL
0
读/写
5
T0ENL
0
读/写
4
U0RENL
0
读/写
FC2H
3
U0TENL
0
读/写
2
版权所有
0
R
1
版权所有
0
R
0
ADCENL
0
读/写
保留,必须为0 。
PS024705-0405
初步
中断控制器