欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7769JP 参数 Datasheet PDF下载

AD7769JP图片预览
型号: AD7769JP
PDF下载: 下载PDF文件 查看货源
内容描述: LC2MOS模拟量I / O端口 [LC2MOS Analog I/O Port]
分类和应用:
文件页数/大小: 16 页 / 267 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7769JP的Datasheet PDF文件第2页浏览型号AD7769JP的Datasheet PDF文件第3页浏览型号AD7769JP的Datasheet PDF文件第4页浏览型号AD7769JP的Datasheet PDF文件第5页浏览型号AD7769JP的Datasheet PDF文件第7页浏览型号AD7769JP的Datasheet PDF文件第8页浏览型号AD7769JP的Datasheet PDF文件第9页浏览型号AD7769JP的Datasheet PDF文件第10页  
AD7769
引脚功能说明
1
2
3–10
11
12
助记符
V
DD
V
CC
DB7–DB0
INT
CLK
描述
+12 V电源。这种权力的模拟电路。
+ 5V电源。这种权力的逻辑电路。
输入/输出数据总线。双向数据端口从ADC输出数据可以被读
并且DAC输入的数据可以被写入。 DB7是最高有效位。
中断输出(低电平有效) 。
INT
被设置为高上的下降沿
RD
or
WR
到ADC
并且变为低电平以转换结束。
时钟输入。时钟是必需的ADC。外部TTL兼容的时钟可以被应用到
这种输入管脚。另外,追平该引脚到V
DD
使内部时钟振荡器。有
外部时钟,标记空间比可变化30/70至70/30 。
通道A / B通道选择输入。选择通道A或的DAC或ADC通道B 。
配合使用
WR , RD , CS
ADC / DAC
用于读或写操作。
数字地。
ADC或DAC选择输入。选择任一所述的ADC或DAC,用于读取或写入操作中
会同
WR , RD , CS
CHA / CHB 。
写输入(边沿触发) 。这是用来在结合
ADC / DAC , CHA / CHB
CS
控制输入​​来启动ADC转换或写数据到DAC 。 ADC转换开始于
上升沿
WR 。
读输入(低电平有效) 。该输入必须为低,从ADC获得的数据。
片选输入(低电平有效) 。该器件被选中当此输入为低电平。
ADC参考输入。应用于此引脚相对于AGND ( ADC)的电压设置
在放电压满量程的ADC范围( FSR ) 。 V
IN
( FSR )= 2 V
摇摆
器(ADC) 。
ADC模拟地。
模拟量输入通道B.见V
IN
的说明。
ADC参考输入。应用于此引脚相对于AGND ( ADC)的电压设置
中点ADC传输​​的功能。
模拟量输入通道A.两个ADC通道的输入电压范围由下式给出:
V
IN
A / B = V
BIAS
器(ADC)
±
V
摇摆
器(ADC) 。
DAC模拟地。
DAC的基准输入。应用于此引脚相对于AGND ( DAC )的电压设置
该DAC的输出电压满量程范围( FSR ) 。 V
OUT
( FSR )= 2 V
摇摆
( DAC ) 。
来自DAC B.见V的模拟输出电压
OUT
的说明。
DAC的基准输入。应用于此引脚相对于AGND ( DAC )的电压设置
该DAC的中点输出电压。
来自DAC A.模拟输出电压两个DAC的输出电压范围由下式给出:
V
OUT
A / B = V
BIAS
( DAC )
±
V
摇摆
( DAC ) 。
微分非线性
13
14
15
16
CHA / CHB
DGND
ADC / DAC
WR
17
18
19
20
21
22
23
24
25
26
27
28
RD
CS
V
摇摆
器(ADC)
AGND (ADC)的
V
IN
B
V
BIAS
器(ADC)
V
IN
A
AGND ( DAC )
V
摇摆
( DAC )
V
OUT
B
V
BIAS
( DAC )
V
OUT
A
术语
相对精度
对于ADC ,相对精度或端点非线性是
最大偏差ADC的实际代码跃迁的,为LSB ,
从一个直线的端点之间绘制和灰点
ADC的传递函数,即00〜 01和FE十六进制的FF
( 01111111至11111111二进制)编码转换。
对于DAC ,相对精度或端点非线性是
之间的最大偏差,在LSB中的,从一个直
行通过DAC传递函数的端点
化,即这些电压对应于码00和FF
(十六进制) 。
对于指定的输入和输出范围, 1 LSB = 19.5 mV时,
但将随V
摇摆
。对于DAC和ADC ,
1 LSB = 2 V
摇摆
/ 256 = FSR / 256。
微分非线性是测得的差
更改任意两个相邻之间的理想的1 LSB变化
码。的额定微分非线性
±
1 LSB(最大值)恩
祖雷斯贝尔单调器(DAC)或无遗漏码器(ADC) 。
偏置失调误差
对于一个理想的ADC,用于将输入电压等于输出代码
V
BIAS
器(ADC) ,应在80进制(10000000二进制) 。该ADC
偏置失调误差是实际的中点之间的差额
电压代码80进制和V
BIAS
( ADC ) , LSB表示。
对于一个理想的DAC中,输出电压为代码80进制应
是等于V
BIAS
( DAC ) 。该DAC偏置失调误差是
实际输出电压和V之间的差
BIAS
( DAC ) ,
LSB表示。
–6–
REV 。一