欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY22393FXC 参数 Datasheet PDF下载

CY22393FXC图片预览
型号: CY22393FXC
PDF下载: 下载PDF文件 查看货源
内容描述: 三锁相环串行可编程闪存的可编程时钟发生器 [Three-PLL Serial-Programmable Flash-Programmable Clock Generator]
分类和应用: 时钟发生器闪存
文件页数/大小: 17 页 / 411 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY22393FXC的Datasheet PDF文件第2页浏览型号CY22393FXC的Datasheet PDF文件第3页浏览型号CY22393FXC的Datasheet PDF文件第4页浏览型号CY22393FXC的Datasheet PDF文件第5页浏览型号CY22393FXC的Datasheet PDF文件第7页浏览型号CY22393FXC的Datasheet PDF文件第8页浏览型号CY22393FXC的Datasheet PDF文件第9页浏览型号CY22393FXC的Datasheet PDF文件第10页  
CY22393
CY22394
CY22395
编写一个无效的寄存器,然后再过渡到
注册。这使得这些资源,在保持活跃
编程。
串行接口是活动的,即使在关机/ OE
脚低,串行接口逻辑使用静态组件
并完全独立计时。的部分,将不符合我
DDS
电流限制与转换输入。
Xbuf_OE
该位使能XBUF时输出高电平。对于
CY22395 , Xbuf_OE = 0 。
PdnEn
该位选择SHUTDOWN / OE引脚的功能。当
该位为高电平时,该引脚为低电平有效关断控制。
当该位为低电平时,该引脚为高电平有效输出使能
控制权。
的Clk * _ACAdj [1:0 ]
这些位修改输出预驱动器,改变占空比
循环垫。这些名义上设定为01 ,用
更高值移位的占空比较高。的性能
标称设置保证。
的Clk * _DCAdj [1:0 ]
这些位改变输出的直流驱动。该perfor-
标称设定的曼斯保证。
表3中。
的Clk * _DCAdj [1:0 ]
00
01
10
11
锁相环* _Q [7:0 ]
锁相环* _P [9:0 ]
PLL*_P0
这些都是确定的8位的Q值和11位的P值
PLL频率。其计算公式为:
P
T
-
F
PLL
= F
REF
× ⎛
------
Q
T
P
T
=
(
2
× (
P + 3
) )
+宝
Q
T
= Q + 2
锁相环* _LF [2:0 ]
这些位调整环路滤波器,以优化的稳定性
PLL 。
可以用来保证稳定性。不过,
CyClocksRT使用更复杂的算法来设定
环路滤波器,用于增强的抖动性能。使用打印
在CyClocksRT预览功能来确定充电
泵的设置以获得最佳的抖动性能。
表4 。
锁相环* _LF [2:0 ]
000
001
010
011
100
P
T
16
232
627
835
1044
P
T
最大
231
626
834
1043
1600
第17页6
输出驱动强度
标称-30 %
公称
标称+ 15 %
的标称+ 50%
内存位图的定义
CLK {A , D} _Div [ 6 : 0 ]
每四个主要输出时钟( CLKA - CLKD )有
7位线性输出分频器。 1之间任意设定分
127可以使用编程的所希望的值
分该寄存器。奇怪的鸿沟值是自动
占空比校正。设置为零权力分频值
断分频器和强制输出到一个三态条件。
CLKA和CLKB具有2分频寄存器中,由所选择的
DIVSEL位(这又是选中的S2 ,S1和S0) 。这
允许输出分频值来动态地改变。对于
CY22394设备, ClkD_Div = 000001 。
ClkE_Div [1 :0]的
CLKE有一个简单的分压器(见
对于CY22394 ,
设置ClkE_Div = 01 。
表1中。
ClkE_Div [1 :0]的
00
01
10
11
的Clk * _FS [2:0 ]
每四个主输出时钟( CLKA - CLKD )具有一
3位的代码,用于确定所述时钟源的输出
分频器。可用的时钟源有:参考PLL1 ,
PLL2和PLL3 。每个PLL提供了积极的
负相位输出,总共七个时钟源
(见
注意,该相是一个相对量度
PLL输出相位。没有绝对的相位关系存在于
输出。 )
表2中。
的Clk * _FS [2:0 ]
000
001
010
011
100
101
110
111
版权所有
PLL1 0 °相位
PLL1 180°相位
PLL2 0 °相位
PLL2 180 °相位
PLL3 0 °相位
PLL3 180°相位
时钟源
参考时钟
CLKE输出
关闭
PLL1 0 °相位/ 4
PLL1 0 °相位/ 2
PLL1 0 °相位/ 3
文件编号: 38-07186牧师* C