欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B993V-5AC 参数 Datasheet PDF下载

CY7B993V-5AC图片预览
型号: CY7B993V-5AC
PDF下载: 下载PDF文件 查看货源
内容描述: 高速多相位锁相环时钟缓冲器 [High-Speed Multi-Phase PLL Clock Buffer]
分类和应用: 多相元件时钟
文件页数/大小: 14 页 / 276 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B993V-5AC的Datasheet PDF文件第6页浏览型号CY7B993V-5AC的Datasheet PDF文件第7页浏览型号CY7B993V-5AC的Datasheet PDF文件第8页浏览型号CY7B993V-5AC的Datasheet PDF文件第9页浏览型号CY7B993V-5AC的Datasheet PDF文件第11页浏览型号CY7B993V-5AC的Datasheet PDF文件第12页浏览型号CY7B993V-5AC的Datasheet PDF文件第13页浏览型号CY7B993V-5AC的Datasheet PDF文件第14页  
RoboClock
CY7B994V
CY7B993V
开关特性
在整个工作范围
[9, 10, 11, 12, 13]
(续)
CY7B993/4V-2
参数
TTB
t
PDDELTA
t
REFPWH
t
REFPWL
t
r
/t
f
t
LOCK
t
RELOCK1
t
RELOCK2
t
ODCV
t
威尔斯亲王医院
t
PWL
t
PDEV
t
OAZ
t
OAZ
描述
总时序预算窗口(相同频率和相位)
[17, 18]
两个设备之间的传播延迟差
[17]
REF输入(脉冲宽高)
[19]
REF输入(脉冲宽度LOW )
[19]
输出上升/下降时间
[20]
从加电到PLL锁定时间
PLL这段时间内(从相同的频率,不同的相位)与稳定
电源
PLL重新锁定时间(从不同的频率,不同的相位)与
稳定的电源供应器
[21]
从50%的输出占空比偏差
[13]
从50%输出高电平时间偏差
[22]
从50%输出低电平时间偏差
[22]
当从基准改变为基准期的偏差
[23]
DIS [1 : 4 ] / FBDIS高输出高阻抗从活动
[14, 24]
DIS [1 : 4 ] / FBDIS低到输出输出ACTIVE
高阻抗
[24, 25]
分钟。
2.0
2.0
0.15
–1.0
1.0
0.5
马克斯。
500
200
2.0
10
500
1000
1.0
1.5
2.0
0.025
10
14
CY7B993/4V-5
分钟。
2.0
2.0
0.15
–1.0
1.0
0.5
马克斯。
700
200
2.0
10
500
1000
1.0
1.5
2.0
0.025
10
14
单位
ps
ps
ns
ns
ns
ms
µs
µs
ns
ns
ns
UI
ns
ns
AC测试负载和波形
[26]
3.3V
R1
对于只有LOCK输出
R1 = 910Ω
R2 = 910Ω
C
L
< 30 pF的
产量
对于所有其它输出
R1 = 100Ω
C
L
R2 = 100Ω
C
L
< 25 pF到185兆赫
或为10pF ,在200兆赫
(包括夹具和
探头电容)
R2
(一) LVTTL交流测试负载
3.3V
2.0V
GND
& LT ; 1纳秒
0.8V
2.0V
0.8V
& LT ; 1纳秒
(二) TTL输入测试波形
注意事项:
18. TTB之间的最早和最近的输出时钟的窗口横跨的变化相对于输入参考时钟的输出频率,电源电压
工作温度,输入时钟边沿速率和过程。该测量是使用指定的交流测试负载,并包括输出输出扭曲,
周期间抖动和动态相位误差。 TTB将等于或小于指定的最大值要小,在给定的频率。
19.测试开始后任何设计或工艺变化,可能会影响这些参数。
20.上升和下降时间是2.0V和0.8V之间测量。
21. f
必须是由相同的FS状态所限定的频率范围内。
22. t
威尔斯亲王医院
测量电压为2.0V 。吨
PWL
的测量是在0.8V。
23. UI =单位间隔。例如: 1 UI是一个完整的周期。 0.1UI是周期的10%。
24.测得0.5V偏离起始电压。
25.对于T
OZA
最小,C
L
= 0 pF的。对于T
OZA
最大,C
L
= 25 pF到185 MHz或10 pF到200兆赫。
26.这些数字仅用于说明。实际ATE负载可能会发生变化。
文件编号: 38-07127牧师* E
第10页14