欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B993V-5AC 参数 Datasheet PDF下载

CY7B993V-5AC图片预览
型号: CY7B993V-5AC
PDF下载: 下载PDF文件 查看货源
内容描述: 高速多相位锁相环时钟缓冲器 [High-Speed Multi-Phase PLL Clock Buffer]
分类和应用: 多相元件时钟
文件页数/大小: 14 页 / 276 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B993V-5AC的Datasheet PDF文件第4页浏览型号CY7B993V-5AC的Datasheet PDF文件第5页浏览型号CY7B993V-5AC的Datasheet PDF文件第6页浏览型号CY7B993V-5AC的Datasheet PDF文件第7页浏览型号CY7B993V-5AC的Datasheet PDF文件第9页浏览型号CY7B993V-5AC的Datasheet PDF文件第10页浏览型号CY7B993V-5AC的Datasheet PDF文件第11页浏览型号CY7B993V-5AC的Datasheet PDF文件第12页  
RoboClock
CY7B994V
CY7B993V
绝对最大条件
[5]
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
存储温度................................- 40 ° C至+ 125°C
环境温度与
电源应用............................................ -40°C至+ 125°C
电源电压对地电位.............. -0.5V至+ 4.6V
直流输入电压....................................- 0.3V至V
CC
+ 0.5V
输出电流为输出( LOW ) ............................. 40毫安
静电放电电压........................................... > 1100V
(每MIL -STD -883方法3015 )
闩锁电流.............................................. .... > ± 200毫安
工作范围
范围
广告
产业
环境温度
0
°
C至+70
°
C
–40
°
C至+ 85
°
C
V
CC
3.3V
±
10%
3.3V
±
10%
电气特性
在整个工作范围
参数
描述
LVTTL兼容输出引脚( QFA [ 0 : 1 ] [1 : 4 ] Q [ A:B ] [0 : 1 ] , LOCK )
V
OH
V
OL
LVTTL高压QFA [ 0 : 1 ] [1 : 4 ] Q [ A:B ] [0 : 1 ]
LOCK
LVTTL低压QFA [ 0 : 1 ] [1 : 4 ] Q [ A:B ] [0 : 1 ]
LOCK
测试条件
V
CC
=最小值,我
OH
= -30毫安
I
OH
= -2毫安,V
CC
=最小值。
V
CC
=最小值,我
OL
= 30毫安
I
OL
= 2毫安, V
CC
=最小值。
分钟。
2.4
2.4
马克斯。
0.5
0.5
100
V
CC
+ 0.3
V
CC
+ 0.3
0.8
0.8
100
500
500
单位
V
V
V
V
µA
V
V
V
V
µA
µA
µA
µA
µA
V
V
V
µA
µA
µA
µA
µA
µA
mV
V
V
V
高阻态泄漏电流
–100
I
OZ
LVTTL兼容输入引脚( FBKA ± , FBKB ± , ± REFA , REFB ± , FBSEL , REFSEL , FBDIS , DIS [1 : 4 ] )
V
IH
LVTTL输入高
FBK [A : B] ± ,楼盘[A : B] ±
REFSEL , FBSEL , FBDIS ,
DIS [1: 4]
分钟。 < V
CC
<最大。
2.0
2.0
–0.3
–0.3
–500
–500
V
IL
I
I
I
lH
I
lL
LVTTL输入低
LVTTL V
IN
& GT ; V
CC
LVTTL输入高
当前
LVTTL输入低
当前
FBK [A : B] ± ,楼盘[A : B] ±
分钟。 < V
CC
<最大。
REFSEL , FBSEL , FBDIS , DIS [1 : 4 ]
FBK [A : B] ± ,楼盘[A : B] ±
V
CC
= GND ,V
IN
= 3.63V
FBK [A : B] ± ,楼盘[A : B] ±
V
CC
=最大,V
IN
= V
CC
REFSEL , FBSEL , FBDIS , DIS [1 : 4 ] V
IN
= V
CC
FBK [A : B] ± ,楼盘[A : B] ±
V
CC
=最大,V
IN
= GND
REFSEL , FBSEL , FBDIS , DIS [1 : 4 ]
三电平输入引脚( FBF0 ,的FBD [0:1 ],[1 :4] F [ 0:1 ],[1 :4] DS [ 0:1] ,FS OUTPUT_MODE (TEST) )
V
IHH
三电平输入HIGH
[6]
分钟。 < V
CC
<最大。
0.87*V
CC
V
IMM
V
生病
I
IHH
I
IMM
I
生病
三电平输入
三电平输入低电平
[6]
三电平输入
HIGH CURRENT
三电平输入
目前的MID
三电平输入
低电流
MID
[6]
分钟。 < V
CC
<最大。
分钟。 < V
CC
<最大。
0.47*V
CC
0.53*V
CC
0.13*V
CC
–50
–100
–200
–400
400
1.0
GND
0.8
200
400
50
100
V
CC
V
CC
V
CC
– 0.4
V
CC
三电平输入引脚除外。 FBF0 V
IN
= V
CC
FBF0
三电平输入引脚除外。 FBF0 V
IN
= V
CC
/2
FBF0
三电平输入引脚除外。 FBF0 V
IN
= GND
FBF0
LVDIFF输入引脚( FBK [A : B] ± ,楼盘[A : B] ± )
V
差异
输入差分电压
V
IHHP
V
ILLP
V
COM
最高输入高电压
最低输入电压低
共模范围(交叉电压)
注意事项:
5.
多个电源:
对任何输入或I / O引脚上的电压不能超过电期间的电源引脚。电源排序不是必需的。
6.这些输入通常连接到V
CC
, GND或悬空(实际阈值电压变化为V的百分比
CC
) 。内部终端电阻持有
未连接的输入在V
CC
/ 2 。如果这些输入被切换时,输出的功能和定时可以毛刺和PLL可能需要额外吨
LOCK
之前的所有数据表限制的时间得以实现。
文件编号: 38-07127牧师* E
第8页14