欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C63743-SC 参数 Datasheet PDF下载

CY7C63743-SC图片预览
型号: CY7C63743-SC
PDF下载: 下载PDF文件 查看货源
内容描述: 的enCoRe USB的组合低速USB和PS / 2外围控制器 [enCoRe USB Combination Low-Speed USB & PS/2 Peripheral Controller]
分类和应用: 控制器
文件页数/大小: 58 页 / 1162 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C63743-SC的Datasheet PDF文件第2页浏览型号CY7C63743-SC的Datasheet PDF文件第3页浏览型号CY7C63743-SC的Datasheet PDF文件第4页浏览型号CY7C63743-SC的Datasheet PDF文件第5页浏览型号CY7C63743-SC的Datasheet PDF文件第7页浏览型号CY7C63743-SC的Datasheet PDF文件第8页浏览型号CY7C63743-SC的Datasheet PDF文件第9页浏览型号CY7C63743-SC的Datasheet PDF文件第10页  
的enCoRe ™
USB CY7C63722 / 23
CY7C63743
2.0
2.1
功能概述
的enCoRe
USB - 新的USB标准
赛普拉斯已经重新发明了它在低速USB市场的领导地位与创新的微控制器家族的新成员。
介绍...的enCoRe USB-的“增强的组件减少。 ”赛普拉斯公司利用其在USB解决方案的设计专长,
创建低速USB微控制器家族的新成员,使周边的开发设计新产品以最小的
部件的数量。在的的心脏
的enCoRe
USB技术的突破性设计的结晶,少振荡器。通过
振荡器集成到我们的芯片,外部晶体或谐振器不再需要。我们还整合其他外部
组件常用于低速USB应用,例如上拉电阻,唤醒电路和3.3V稳压器发现。
所有这些加在一起,以更低的系统成本。
该CY7C637xx是一个8位RISC一次性可编程(OTP)微控制器。该指令集进行了优化specif-
ically为USB和PS / 2操作,虽然微控制器可以用于各种其他的嵌入式应用。
该CY7C637xx具有多达16个通用I / O ( GPIO)引脚,支持USB , PS / 2等应用。在I / O引脚
分为两个端口(端口0 〜1 ),其中每个引脚可单独配置为内部上拉电阻输入,开漏
输出,或以高达50 mA输出驱动器可编程驱动强度是传统的CMOS输出。此外,每个I / O引脚可以
被用来产生一个GPIO中断向微控制器。需要注意的GPIO中断都有着相同的“ GPIO ”中断向量。
该CY7C637xx微控制器具有一个内部振荡器。随着USB通信的情况下,内部振荡器可设置
精确地调谐到的USB定时要求( 6兆赫±1.5 %)。任选地,外部6 MHz的陶瓷谐振器可用于
提供USB操作精度更高的参考。这个时钟发生器降低了时钟相关的噪声辐射(EMI ) 。
时钟发生器提供的6点和12 MHz的时钟仍然存在内部到微控制器。
该CY7C637xx具有8K字节EPROM和256字节的数据RAM的堆栈空间,用户变量和USB FIFO中。
这些部件包括低电压复位逻辑,一个看门狗定时器,一个向量中断控制器, 12位自由运行定时器,以及
捕捉定时器。低电压复位( LVR)电路检测当电源被施加到所述装置中,复位逻辑到一个已知的状态,
并在EPROM地址为0x0000开始执行指令。 LVR也将复位时,第五部分
CC
降低操作如下
电压范围。看门狗定时器可以用来确保固件程序停止时间超过大约8毫秒。
微控制器支持向量中断控制器10可屏蔽中断。中断源,包括USB
总线复位,从自由运行定时器128 μs至1.024毫秒输出,3个USB端点,两个捕捉定时器,内部
唤醒定时器, GPIO端口。定时器位导致周期性的中断使能时。该USB端点中断后,
USB交易完成总线上。捕捉定时器中断,每当一个新的定时器值保存由于所选的GPIO
边缘事件。 GPIO端口有掩蔽来选择GPIO输入可以引起的GPIO中断的电平。有关其他
灵活的输入极性转换引起的中断是可编程的,每个GPIO引脚。中断极性可
上升沿或下降沿。
自由运行的12位定时器时钟频率为1 MHz时提供两个中断源如上所述( 128
µs
和1.024毫秒)。计时器
可用于通过读取定时器在一个事件的开始和结束测量在固件控制下的事件的持续时间,
和中减去2的值。这四个定时器的捕获保存在自由运行定时器的可编程8位范围时, GPIO
在两个捕捉引脚( P0.0 , P0.1 )边缘发生。
该CY7C637xx包括一个集成的USB串行接口引擎( SIE ),支持集成外设。硬件
支持三个端点一个USB设备地址。在SIE使USB主机集成功能进行沟通
送入单片机。一个3.3V稳压输出引脚提供上拉源,外接USB电阻上的D-引脚。
在USB D +和D-的USB引脚可以交替用作PS / 2 SCLK和SDATA信号,使产品可被设计为
回应USB或PS / 2种操作模式。支持与SCLK和内部上拉电阻的PS / 2操作
SDATA ,禁用调节器输出管脚的能力,并产生一个中断信号的PS / 2活动的开始。无需外部元件
所必需的双USB和PS / 2系统上,并没有GPIO引脚需要专用于模式之间进行切换。慢边缘
率工作在两种模式下,以降低EMI。
文件编号: 38-08022牧师**
第58 6