欢迎访问ic37.com |
会员登录 免费注册
发布采购

MC74HCT574ADTR2 参数 Datasheet PDF下载

MC74HCT574ADTR2图片预览
型号: MC74HCT574ADTR2
PDF下载: 下载PDF文件 查看货源
内容描述: 八路三态同相D触发器与LSTTL兼容输入 [Octal 3−State Noninverting D Flip−Flop with LSTTL−Compatible Inputs]
分类和应用: 总线驱动器总线收发器触发器逻辑集成电路光电二极管
文件页数/大小: 7 页 / 107 K
品牌: ONSEMI [ ON SEMICONDUCTOR ]
 浏览型号MC74HCT574ADTR2的Datasheet PDF文件第1页浏览型号MC74HCT574ADTR2的Datasheet PDF文件第2页浏览型号MC74HCT574ADTR2的Datasheet PDF文件第3页浏览型号MC74HCT574ADTR2的Datasheet PDF文件第5页浏览型号MC74HCT574ADTR2的Datasheet PDF文件第6页浏览型号MC74HCT574ADTR2的Datasheet PDF文件第7页  
MC74HCT574A
AC ELECTRICAL CHARACTERISTICS
(V
CC
= 5.0 V
±
10%, C
L
= 50 pF, Input t
r
= t
f
= 6.0 ns)
ÎÎÎÎÎ Î
ÎÎÎÎÎ Î
Î Î
Î Î
Î Î Î Î
Î Î Î Î
Î
Î
Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î Î Î
Î Î Î Î
ÎÎÎÎÎ Î
ÎÎÎÎÎ Î
Î Î
Î Î
Î Î Î Î
Î
Î
Î
Î
Î
Î
Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î Î Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î
ÎÎÎ
Î Î Î Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ Î Î Î
Î
Î Î Î Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ Î
ÎÎÎÎÎÎÎÎÎÎÎ Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎ Î
Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î Î
Î Î Î
Î Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
Î Î Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
Î
ÎÎÎÎÎÎ Î Î
Î
Î
ÎÎÎÎÎÎ Î
Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î
Î Î Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î Î Î
Î Î Î
Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
Î
ÎÎ Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎ Î Î
Î Î Î
Î Î Î
Î Î
Î
Î
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎ Î Î Î
Î Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Î Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
Î
Guaranteed Limit
v
85_C
24
38
35
35
15
Symbol
f
MAX
Parameter
– 55 to
25_C
30
30
28
28
12
v
125_C
20
45
42
42
18
Unit
Maximum Clock Frequency (50% Duty Cycle) (Figures 3 and 6)
Maximum Propagation Delay, Clock to Q
(Figures 3 and 6)
MHz
ns
ns
ns
ns
t
PLH
,
t
PHL
t
PLZ
,
t
PHZ
Maximum Propagation Delay, Output Enable to Q
(Figures 4 and 7)
t
PZH
,
t
PZL
t
TLH
,
t
THL
C
in
Maximum Propagation Delay Time, Output Enable to Q
(Figures 4 and 7)
Maximum Output Transition Time, Any Output
(Figures 3, 4 and 6)
Maximum Input Capacitance
10
10
10
pF
NOTE: For propagation delays with loads other than 50 pF, and information on typical parametric values, see Chapter 2 of the ON
Semiconductor High−Speed CMOS Data Book (DL129/D).
Typical @ 25°C, V
CC
= 5.0 V
58
C
PD
Power Dissipation Capacitance (Per Flip−Flop)*
2
f + I
CC
pF
* Used to determine the no−load dynamic power consumption: P
D
= C
PD
V
CC
ON Semiconductor High−Speed CMOS Data Book (DL129/D).
V
CC
. For load considerations, see Chapter 2 of the
TIMING REQUIREMENTS
(V
CC
= 5.0 V
±
10%, C
L
= 50 pF, Input t
r
= t
f
= 6.0 ns)
Guaranteed Limit
v
85_C
– 55 to 25_C
v
125_C
Symbol
t
su
t
h
Parameter
Figure
5
5
3
3
Min
10
Max
Min
13
Max
Min
15
Max
Unit
ns
ns
ns
ns
Minimum Setup Time, Data to Clock
Minimum Hold Time, Clock to Data
Minimum Pulse Width, Clock
5.0
15
5.0
19
5.0
22
t
w
t
r
, If
Maximum Input Rise and Fall Times
500
500
500
EXPANDED LOGIC DIAGRAM
D0
2
D1
3
D2
4
D3
5
D4
6
D5
7
D6
8
D7
9
CLOCK
11
C
D
Q
C
D
Q
C
D
Q
C
D
Q
C
D
Q
C
D
Q
C
D
Q
C
D
Q
ENABLE
OUTPUT
1
19
Q0
18
Q1
17
Q2
16
Q3
15
Q4
14
Q5
13
Q6
12
Q7
http://onsemi.com
4