欢迎访问ic37.com |
会员登录 免费注册
发布采购

SPT7710BIG 参数 Datasheet PDF下载

SPT7710BIG图片预览
型号: SPT7710BIG
PDF下载: 下载PDF文件 查看货源
内容描述: 8 - BIT , 150 MSPS ,FLASH A / D转换器 [8-BIT, 150 MSPS, FLASH A/D CONVERTER]
分类和应用: 转换器
文件页数/大小: 12 页 / 224 K
品牌: CADEKA [ CADEKA MICROCIRCUITS LLC. ]
 浏览型号SPT7710BIG的Datasheet PDF文件第4页浏览型号SPT7710BIG的Datasheet PDF文件第5页浏览型号SPT7710BIG的Datasheet PDF文件第6页浏览型号SPT7710BIG的Datasheet PDF文件第7页浏览型号SPT7710BIG的Datasheet PDF文件第9页浏览型号SPT7710BIG的Datasheet PDF文件第10页浏览型号SPT7710BIG的Datasheet PDF文件第11页浏览型号SPT7710BIG的Datasheet PDF文件第12页  
手术
该SPT7710有256前置放大器/比较器对那些
每个提供从V的电压
RTF
到V
RBF
同样由电阻阶梯所示的块dia-
克。该电压被施加到每个的正输入端
前置放大器/比较器对。模拟输入电压AP-
合股在V
IN
连接到每个的负输入端
前置放大器/比较器对。比较然后
通过每个比较器的个性化时钟缓冲器提供时钟。
当CLK引脚为低电平状态,船长或输入级
比较器的比较,模拟输入电压,以
相应的参考电压。当CLK的变化
从低到高,该比较器被锁存到状态
之前,在时钟转换和输出的逻辑代码
图3 - 时序图
从上面的比较,最接近于V序列
RTF
(0 V),
下来的点的输入信号的幅度
变化的迹象(温度计码) 。每个输出
比较器然后登记到4个64对6位decod-
器时CLK被从高变到低。
在解码器的输出是一组四个的7位锁存器
已启用(轨道)时, CLK的变化,从高
低。从这里,锁存器的输出被编码成
从4列, 4列6个LSB被编码成
2个MSB 。接下来是输出MINV和LINV控制
倒位,其由一组八个异或门。
最后, 8 ECL输出锁存器和缓冲器被用来驱动
外部负载。该转换需要一个时钟周期
从输入到数据输出端。
N
模拟量输入
V
IN
t
PW1
时钟CLK
CLK
t
PW0
N+2
N+1
比较器输出
6位锁存器输出
8位锁存器输出
数据输出D0 D7 ?
超量程D8
数据就绪
t
D
N–1
N
N+1
时序PGA和CERQUAD软件包只
8
内部时序
SPT7710
8/17/01
SLAVE