欢迎访问ic37.com |
会员登录 免费注册
发布采购

EDJ1108BFBG-DJ-F 参数 Datasheet PDF下载

EDJ1108BFBG-DJ-F图片预览
型号: EDJ1108BFBG-DJ-F
PDF下载: 下载PDF文件 查看货源
内容描述: 1G位DDR3 SDRAM [1G bits DDR3 SDRAM]
分类和应用: 存储内存集成电路动态存储器双倍数据速率
文件页数/大小: 147 页 / 1753 K
品牌: ELPIDA [ ELPIDA MEMORY ]
 浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第9页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第10页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第11页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第12页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第14页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第15页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第16页浏览型号EDJ1108BFBG-DJ-F的Datasheet PDF文件第17页  
EDJ1104BFBG, EDJ1108BFBG
CK
/CK
tIS
tIH
tIS
tIH
VDD
tVAC
VIH (AC) min.
VREF to AC
region
VIH (DC) min.
DC to VREF
region
nominal
slew rate
nominal
slew rate
DC to VREF
region
VREF (DC)
VIL (DC) max.
VIL (AC) max.
tVAC
VREF to AC
region
VSS
∆TFS
∆TRH ∆TRS
∆TFH
Slew Rate Definition Nominal (CK, /CK)
/DQS
DQS
tDS
VDD
tVAC
VIH (AC) min.
VREF to AC
region
VIH (DC) min.
DC to VREF
region
nominal
slew rate
nominal
slew rate
DC to VREF
region
tDH
tDS
tDH
VREF (DC)
VIL (DC) max.
VIL (AC) max.
tVAC
VSS
∆TFS
∆TRH ∆TRS
VREF to AC
region
∆TFH
Slew Rate Definition Nominal (DQS, /DQS)
VREF (DC)
-
VIL (AC) max.
Setup slew rate
=
Falling signal
TFS
Hold slew rate
Rising signal
=
VIH (AC) min.
-
VREF (DC)
Setup slew rate
=
Rising signal
TRS
Hold slew rate
Falling signal
=
VIH (DC) min.
-
VREF (DC)
VREF (DC)
-
VIL (DC) max.
TRH
TFH
Preliminary Data Sheet E1629E20 (Ver. 2.0)
13