欢迎访问ic37.com |
会员登录 免费注册
发布采购

GAL18V10-15LP 参数 Datasheet PDF下载

GAL18V10-15LP图片预览
型号: GAL18V10-15LP
PDF下载: 下载PDF文件 查看货源
内容描述: 高性能E2CMOS PLD通用阵列逻辑 [High Performance E2CMOS PLD Generic Array Logic]
分类和应用: 可编程逻辑器件光电二极管输入元件时钟
文件页数/大小: 16 页 / 267 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号GAL18V10-15LP的Datasheet PDF文件第1页浏览型号GAL18V10-15LP的Datasheet PDF文件第2页浏览型号GAL18V10-15LP的Datasheet PDF文件第3页浏览型号GAL18V10-15LP的Datasheet PDF文件第4页浏览型号GAL18V10-15LP的Datasheet PDF文件第6页浏览型号GAL18V10-15LP的Datasheet PDF文件第7页浏览型号GAL18V10-15LP的Datasheet PDF文件第8页浏览型号GAL18V10-15LP的Datasheet PDF文件第9页  
Specifications
GAL18V10
GAL18V10 Logic Diagram/JEDEC Fuse Map
DIP and PLCC Package Pinouts
1
0
0000
0036
.
.
.
0324
4
8
12
16
20
24
28
32
ASYNCHRONOUS RESET
(TO ALL REGISTERS)
8
OLMC
S0
3456
S1
3457
19
0360
.
.
.
0648
8
OLMC
S0
3458
S1
3459
18
2
0684
.
.
.
0972
8
OLMC
SO
3460
S1
3461
17
3
1008
.
.
.
1296
8
OLMC
S0
3462
S1
3463
16
4
1332
.
.
.
.
1692
10
OLMC
S0
3464
S1
3465
15
5
1728
.
.
.
.
2088
10
OLMC
S0
3466
S1
3467
14
6
2124
.
.
.
2412
8
OLMC
S0
3468
S1
3469
13
7
2448
.
.
.
2736
8
OLMC
S0
3470
S1
3471
12
8
2772
.
.
.
3060
8
OLMC
S0
3472
S1
3473
11
3096
.
.
.
3384
8
OLMC
S0
3474
S1
3475
9
3420
SYNCHRONOUS PRESET
(TO ALL REGISTERS)
3476, 3477 ...
Electronic Signature
... 3538, 3539
Byte 7 Byte 6 Byte 5 Byte 4 Byte 3 Byte 2 Byte 1 Byte 0
M
S
B
L
S
B
5