欢迎访问ic37.com |
会员登录 免费注册
发布采购

M25P32-VMW6P 参数 Datasheet PDF下载

M25P32-VMW6P图片预览
型号: M25P32-VMW6P
PDF下载: 下载PDF文件 查看货源
内容描述: 32兆位,低电压,串行闪存与75 MHz的SPI总线接口 [32-Mbit, low voltage, serial Flash memory with 75 MHz SPI bus interface]
分类和应用: 闪存内存集成电路光电二极管时钟
文件页数/大小: 53 页 / 1012 K
品牌: NUMONYX [ NUMONYX B.V ]
 浏览型号M25P32-VMW6P的Datasheet PDF文件第7页浏览型号M25P32-VMW6P的Datasheet PDF文件第8页浏览型号M25P32-VMW6P的Datasheet PDF文件第9页浏览型号M25P32-VMW6P的Datasheet PDF文件第10页浏览型号M25P32-VMW6P的Datasheet PDF文件第12页浏览型号M25P32-VMW6P的Datasheet PDF文件第13页浏览型号M25P32-VMW6P的Datasheet PDF文件第14页浏览型号M25P32-VMW6P的Datasheet PDF文件第15页  
M25P32
SPI模式
3
SPI模式
这些设备可以被驱动通过一个微控制器,其SPI外设运行中的任一
以下两种模式:
CPOL = 0 , CPHA = 0
CPOL = 1 , CPHA = 1
对于这两种模式中,输入数据被锁存到串行时钟( C)的上升沿,并
输出数据是从串行时钟( C)的下降沿。
两种模式之间的差异,如图
是时钟的极性时,
总线主机在待机模式而不是传输数据:
Ç保持在0 ( CPOL = 0 , CPHA = 0 )
Ç保持在1 ( CPOL = 1 , CPHA = 1 )
图4中。
SPI总线上总线主机和存储设备
V
SS
V
CC
R
SDO
SPI接口与
( CPOL , CPHA ) =
(0 ,0)或(1, 1)
SDI
SCK
Ç Q D
V
CC
V
SS
R
SPI存储器
设备
R
SPI存储器
设备
Ç Q D
V
CC
V
SS
R
SPI存储器
设备
Ç Q D
V
CC
V
SS
SPI总线主控器
CS3
CS2 CS1
S
W
HOLD
S
W
HOLD
S
W
HOLD
AI12836b
1.写保护( W)和保持( HOLD )的信号应该是驱动的高或低为宜。
示出了连接到MCU上的SPI总线3的设备的一个例子。只有一个
设备被选择的时间,所以只有一个设备驱动的串行数据输出(Q)系在一
时,其它设备是高阻抗。电阻器R(在所示
保证
如果总线主叶片在S线的高阻抗的M25P32未选择
状态。作为总线主站可以进入的状态下,所有的输入/输出处于高阻抗
在同一时间(例如,当总线主复位) ,时钟线(C)的必须
连接到外部的下拉电阻,这样,当所有的输入/输出成为高
阻抗,标线被拉到高而C线被拉到低电平(从而确保S和
c执行不同时变为高电平,所以,该吨
SHCH
要求得到满足) 。该
的R的典型值是100千欧假定时间一定R * C的
p
(C
p
=寄生
,
总线线路的电容)比总线主控器留下,在此期间的时间短
SPI总线的高阻抗。
11/53