欢迎访问ic37.com |
会员登录 免费注册
发布采购

XC2S50E-6TQG144C 参数 Datasheet PDF下载

XC2S50E-6TQG144C图片预览
型号: XC2S50E-6TQG144C
PDF下载: 下载PDF文件 查看货源
内容描述: 的Spartan- IIE FPGA [Spartan-IIE FPGA]
分类和应用:
文件页数/大小: 108 页 / 5063 K
品牌: XILINX [ XILINX, INC ]
 浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第50页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第51页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第52页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第53页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第55页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第56页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第57页浏览型号XC2S50E-6TQG144C的Datasheet PDF文件第58页  
的Spartan- IIE FPGA系列:接脚分布表
R
引脚德网络nitions
(续)
垫名称
D0 / DIN ,D1, D2,D3
D4, D5, D6, D7
专用
No
方向
输入或输出
描述
在从并行模式下, D0 - D7的配置数据输入引脚。
在回读期间, D0-D7是输出管脚。这些引脚成为
用户I / O配置后,除非从并行端口
保留。
在串行模式中, DIN为单个数据输入。该引脚变为
配置完成后,用户I / O 。
No
输入
在从并行模式,低电平有效写使能信号。这
引脚为用户I / O配置,除非从后
并行端口被保留。
在从并行模式,低电平有效的片选信号。该引脚
成为一个用户I / O配置,除非从并行后
端口被保留。
边界扫描测试访问端口引脚( IEEE 1149.1 ) 。
1.8V电源引脚的内部核心逻辑。
电源引脚的输出驱动器( 1.5V , 1.8V ,2.5V或3.3V
受银行规则
模块。
输入阈值参考电压引脚。成为用户I / O时,
外部的阈值电压是不需要的(受银行业
在规则
模块。
地面上。所有必须连接。
利用赛灵思PCI内核时,这些信号可以被访问。
如果不使用的内核,这些引脚可作为用户I / O 。
差分I / O与同步输出。 P =正, N =
消极的。的数目(# )用于两个插针的一个相关联
差分对。成为I / O时,没有必要为一个普通用户
差分信号。
差分I / O与异步或同步输出
(异步输出在所有密度不兼容
包) 。 P =阳性,N =阴性。的数目(# )用于
关联两个引脚的差动对的。就一般
用户不需要时为差分信号的I / O 。
差分I / O与异步或同步输出
(兼容在一个包中的所有密度) 。 P =正, N =
消极的。的数目(# )用于两个插针的一个相关联
差分对。成为I / O时,没有必要为一个普通用户
差分信号。
这些引脚可以被配置为输入和/或输出之后
配置完成。未使用的I / O被禁止与弱
下拉电阻。上电后和之前的配置
完成后,这些引脚要么拉或悬空
根据该模式引脚值。见
模块电源的特性。
CS
No
输入
TDI , TDO , TMS , TCK
V
CCINT
V
CCO
V
REF
是的
是的
是的
No
混合
输入
输入
输入
GND
IRDY , TRDY
L# [P / N]
(例如, L0P )
是的
No
No
输入
请参阅PCI核心
文档
双向
L# [P / N] _Y
(例如, L0P_Y )
No
双向
L# [P / N] _YY
(例如, L0P_YY )
No
双向
I / O
No
双向
54
DS077-4 ( 2.3 ) 2008年6月18日
产品speci fi cation