欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C4801-25AC 参数 Datasheet PDF下载

CY7C4801-25AC图片预览
型号: CY7C4801-25AC
PDF下载: 下载PDF文件 查看货源
内容描述: 五百一十二分之二百五十六/ 1K / 2K / 4K / 8K ×9 ×2双同步FIFO的 [256/512/1K/2K/4K/8K x9 x2 Double Sync FIFOs]
分类和应用: 存储内存集成电路先进先出芯片时钟
文件页数/大小: 23 页 / 286 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C4801-25AC的Datasheet PDF文件第4页浏览型号CY7C4801-25AC的Datasheet PDF文件第5页浏览型号CY7C4801-25AC的Datasheet PDF文件第6页浏览型号CY7C4801-25AC的Datasheet PDF文件第7页浏览型号CY7C4801-25AC的Datasheet PDF文件第9页浏览型号CY7C4801-25AC的Datasheet PDF文件第10页浏览型号CY7C4801-25AC的Datasheet PDF文件第11页浏览型号CY7C4801-25AC的Datasheet PDF文件第12页  
CY7C4801/4811/4821
CY7C4831/4841/4851
开关波形
(续)
复位时序
RSA ( RSB )
t
RSS
RENA1 , RENA2
(RENB1,RENB2)
t
RSS
WENA1
(WENB1)
t
RSR
t
RSR
[12]
t
RS
t
RSS
[14]
t
RSR
WENA2/LDA
(WENB2/LDB)
全民教育, PAEA
( EFB , PAEB )
FFA , PAFA
( FFB , PAFB )
t
RSF
t
RSF
t
RSF
QA
0
QA
8
( QB
0
QB
8
)
OEA(OEB)=1
[13]
OEA(OEB)=0
48X1–8
注意事项:
12.时钟( RCLKA , RCLKB , WCLKA , WCLKB )可以自由运行复位期间。
13.复位后,输出会低中频( OEA , OEB ) = 0,三态,如果( OEA , OEB ) = 1 。
14控股( WENA2 / LDA , WENB2 / LDB )复位时HIGH将使引脚充当第二个使能引脚。复位过程中控股( WENA2 / LDA , WENB2 / LDB )低会使
引脚充当负载能为可编程标志偏移寄存器。
文件编号: 38-06005牧师**
第8页23