欢迎访问ic37.com |
会员登录 免费注册
发布采购

MK10DN32VFT5 参数 Datasheet PDF下载

MK10DN32VFT5图片预览
型号: MK10DN32VFT5
PDF下载: 下载PDF文件 查看货源
内容描述: K10次家庭 [K10 Sub-Family]
分类和应用:
文件页数/大小: 59 页 / 1732 K
品牌: FREESCALE [ Freescale ]
 浏览型号MK10DN32VFT5的Datasheet PDF文件第43页浏览型号MK10DN32VFT5的Datasheet PDF文件第44页浏览型号MK10DN32VFT5的Datasheet PDF文件第45页浏览型号MK10DN32VFT5的Datasheet PDF文件第46页浏览型号MK10DN32VFT5的Datasheet PDF文件第48页浏览型号MK10DN32VFT5的Datasheet PDF文件第49页浏览型号MK10DN32VFT5的Datasheet PDF文件第50页浏览型号MK10DN32VFT5的Datasheet PDF文件第51页  
Peripheral operating requirements and behaviors  
Table 32. Master mode DSPI timing (full voltage range) (continued)  
Num  
Description  
Min.  
Max.  
Unit  
Notes  
DS3  
DSPI_PCSn valid to DSPI_SCK delay  
(tBUS x 2) −  
4
ns  
2
DS4  
DSPI_SCK to DSPI_PCSn invalid delay  
(tBUS x 2) −  
4
ns  
3
DS5  
DS6  
DS7  
DS8  
DSPI_SCK to DSPI_SOUT valid  
DSPI_SCK to DSPI_SOUT invalid  
DSPI_SIN to DSPI_SCK input setup  
DSPI_SCK to DSPI_SIN input hold  
-1.2  
19.1  
0
8.5  
ns  
ns  
ns  
ns  
1. The DSPI module can operate across the entire operating voltage for the processor, but to run across the full voltage  
range the maximum frequency of operation is reduced.  
2. The delay is programmable in SPIx_CTARn[PSSCK] and SPIx_CTARn[CSSCK].  
3. The delay is programmable in SPIx_CTARn[PASC] and SPIx_CTARn[ASC].  
DSPI_PCSn  
DS1  
DS3  
DS2  
DS4  
DSPI_SCK  
(CPOL=0)  
DS8  
DS7  
Data  
Last data  
First data  
DSPI_SIN  
DS5  
DS6  
First data  
Data  
Last data  
DSPI_SOUT  
Figure 17. DSPI classic SPI timing — master mode  
Table 33. Slave mode DSPI timing (full voltage range)  
Num  
Description  
Min.  
1.71  
Max.  
3.6  
Unit  
V
Operating voltage  
Frequency of operation  
6.25  
MHz  
ns  
DS9  
DSPI_SCK input cycle time  
8 x tBUS  
DS10  
DS11  
DS12  
DS13  
DS14  
DS15  
DS16  
DSPI_SCK input high/low time  
(tSCK/2) - 4  
(tSCK/2) + 4  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
DSPI_SCK to DSPI_SOUT valid  
DSPI_SCK to DSPI_SOUT invalid  
DSPI_SIN to DSPI_SCK input setup  
DSPI_SCK to DSPI_SIN input hold  
DSPI_SS active to DSPI_SOUT driven  
DSPI_SS inactive to DSPI_SOUT not driven  
0
24  
19  
19  
3.2  
7
K10 Sub-Family Data Sheet, Rev. 4 5/2012.  
Freescale Semiconductor, Inc.  
47