欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD5620CRMZ-1

日期:2018-4-25类别:会员资讯 阅读:703 (来源:互联网)
公司:
瑞利诚科技(深圳)有限公司
联系人:
陈小姐
手机:
13631649137
电话:
086-0755-83255665-804
传真:
086-0755-83980300
QQ:
2881496441
地址:
深圳市福田区振华路海外装饰大厦A座6楼
摘要:单通道、12/14/16位 DAC,内置 5 ppm/°C片内基准电压源,采用SOT-23封装

品牌:ADI    

型号:AD5620CRMZ-1

封装:MSOP8

包装:2500

年份:1806+

数量:75000

产地:马来西亚

联系人:Eason

电话;13312991513

qq:1134043964

邮箱:13312991513@163.com


特性

低功耗、单通道 DAC

AD5660:16位

AD5640:14位

AD5620:12位

保证12位精度

1.25 V/2.5 V、5 ppm/oC片内基准电压源

8引脚小型SOT-23/MSOP/LFCSP封装

掉电模式功耗:480 nA (5 V),200 nA (3 V)

单电源:3 V/5 V

通过设计保证16位单调性

上电复位至0 V或中间电平

3种关断功能

串行接口采用施密特触发式输入

轨到轨工作

SYNC 中断设置

应用

过程控制

数据采集系统

便携式电池供电仪表

数字增益和失调电压调整

可编程电压源和电流源

可编程衰减器

产品特色

1. 12/14/16位 DAC — 保证12位精度。

2. 1.25 V/2.5 V、5 ppm/oC片内基准电压源。

3. 提供8引脚SOT-23、MSOP和LFCSP封装。

4. 上电复位至0 V或中间电平。

5. 10 μs建立时间。

概述
AD5620/AD5640/AD5660属于 DAC系列,是一款低功
耗、单通道、12/14/16位、缓冲电压输出DAC,通过设计
保证单调性。
AD5620/AD5640/AD5660-1内置1.25 V、5 ppm/°C基准电
压源,满量程输出电压范围可达到2.5 V;AD5620/AD5640/
AD5660-2-3内置2.5 V、5 ppm/°C基准电压源,满量程输出
电压范围则可达到5 V。器件的参考电压可通过VREFOUT引脚

获得。


这些器件内置一个上电复位电路,确保DAC输出上电至0 V
(AD5620/AD5640/AD5660-1-2)或中间电平(AD5620-3和
AD5660-3)并保持该电平,直到执行一次有效的写操作为
止。此外还具有关断特性,在关断模式下,器件在5 V时的
功耗降至480 nA,并提供软件可选输出负载。5 V时功耗为

2.5 mW,掉电模式下则降至1 μW。

AD5620/AD5640/AD5660内置片内精密输出放大器,能够
实现轨到轨输出摆幅。对于远程检测应用,输出放大器的
反相输入也可供用户使用。AD5620/AD5640/AD5660采用
多功能三线式串行接口,能够以最高30 MHz的时钟速率工
作,并与标准SPI、QSPI、MICROWIRE、DSP接口标准
兼容。

技术规格

AD5620/AD5640/AD5660-2-3

除非另有说明,VDD = 4.5 V至5.5 V,RL = 2 kΩ接GND,CL = 200 pF接GND,CREFOUT = 100 nF;

所有规格均相对于TMIN至TMAX而言。

表2.

B级1 C级1 单位 条件/注释 LSB(最大值) 通过设计保证单调性

参数

静态性能2

0665DA

分辨率 16 16

±0.25 ±0.25 ±0.25

bits(最小值)

±2.5 ±2.5 ±2.5

−75 −75 −75

ppm(典型值)

dB(典型值)

8 8 8 μs(典型值)

±0.5 通过设计保证单调性

通过设计保证单调性

DAC寄存器载入全0

DAC寄存器载入全1

用FSR/°C表示

DAC代码 = 中间电平;VDD = 5 V ± 10%

80 80 80 nV/√Hz(典型值)

±0.5 ±0.5 LSB(最大值)

相对精度 ±32 ±16 ±16 LSB(最大值)

微分非线性

0465DA

分辨率 14 14 bits(最小值)

相对精度 ±8 ±4 ±4 LSB(最大值)

微分非线性

0265DA

分辨率 12 12 bits(最小值)

相对精度 ±6 ±1 ±1 LSB(最大值)

微分非线性 LSB(最大值)

零代码误差 2 2 2 mV(典型值)

01 10 10 mV(最大值)

失调误差 ±10 ±10 ±10 mV(最大值)

满量程误差 −0.15 −0.15 −0.15 % FSR(典型值)

±1 ±1 ±1 % FSR(最大值)

增益误差 ±1.5 ±1.5 ±1.5 % FSR(最大值)

零编码误差漂移 ±2 ±2 ±2 μV/°C(典型值)

增益温度系数

直流电源抑制比

输出特性3

输出电压范围 0 0 0 V(最小值)

VDD VDD VDD V(最大值)

输出电压建立时间 ¼到¾量程变化建立到±2 LSB

DAC编码 = 中间量程,10 kHz

退出掉电模式;VDD = 5 V

45 45 45 μV p-p(典型值) DAC编码 = 中间量程

5 5 5 nV-s(典型值) 主进位1 LSB变化

环境温度

VDD = 5 V

¼到¾量程

01 10 10 μs(最大值) RL

= 2 kΩ; 0 pF < CL

< 200 pF

压摆率 1.5 1.5 1.5 V/μs(典型值)

容性负载稳定性 2 2 2 nF(典型值)

01 10 10 nF(典型值) RL = 2 kΩ

输出噪声频谱密度

输出噪声(0.1 Hz至10 Hz)

数模转换毛刺脉冲

数字馈通 0.1 0.1 0.1 nV-s(典型值)

直流输出阻抗 0.5 0.5 0.5 Ω(典型值)

短路电流 30 30 30 mA(典型值)

上电时间 5 5 5 μs(典型值)

基准输出

输出电压 2.495 2.495 2.495 V(最小值)

505.2 2.505 2.505 V(最大值)

基准电压TC3 ±10 ±10 ±5 ppm/°C(典型值)

±10 ppm/°C(最大值)

输出阻抗 7.5 7.5 7.5 kΩ(典型值)

AD5620/AD5640/AD5660

逻辑输入3

输入电流 ±2 ±2 ±2 最大值)

输入低电压VINL 0.8 0.8 0.8 V(最大值)

输入高电压VINH 2 2 2 V(最小值)

引脚电容 3 3 3 pF(典型值)

电源要求

VDD 4.5 4.5 4.5 V(最小值)

5.5 5.5 5.5 V(最大值)

DD(正常模式)

VDD = 4.5 V至5.5 V 0.55 0.55 0.55 mA(典型值)

VDD = 4.5 V至5.5 V 1 1 1 mA(最大值)

DD(全掉电模式)

VDD = 4.5 V至5.5 V 0.48 0.48 0.48 典型值)

VDD = 4.5 V至5.5 V 1 1 1 μA(最大值)

温度范围:&#8722;40°C至+105°C,典型值+25°C。

2 线性度计算使用缩减的数据范围:AD5660(代码511至代码65024);AD5640(代码128至代码16256);AD5620(代码32至代码4064)。输出端无负载。线性度在VDD = 5.5 V下

测试。如果器件工作电压VDD < 5 V,输出箝位至VDD。

3 通过设计和特性保证,但未经生产测试。

时序特性

所有输入信号均在t

R = tF = 1 ns/V(10%到90%的VDD)情况下标定并从(VIL + VIH)/2电平起开始计时。

参见图2。

除非另有说明,VDD = 2.7 V至5.5 V,所有规格均相对于TMIN至TMAX而言

绝对最大额定值

除非另有说明,TA = 25°C。

ESD警告

ESD(静电放电)敏感器件。

带电器件和电路板可能会在没有察觉的情况下放电。

尽管本产品具有专利或专有保护电路,但在遇到高

能量ESD时,器件可能会损坏。因此,应当采取适当

的ESD防范措施,以避免器件性能下降或功能丧失。

VDD至GND &#8722;0.3 V至+7 V

VOUT至GND

VFB至GND &#8722;0.3 V至VDD + 0.3 V

&#8722;0.3 V至VDD + 0.3 V

VREFOUT至GND &#8722;0.3 V至VDD + 0.3 V

数字输入电压至GND &#8722;0.3 V至VDD + 0.3 V

工业温度范围 &#8722;40°C 至 +105°C

存储温度范围 &#8722;65°C至+150°C

结温(TJ

最大值) 150°C

功耗 (TJ max &#8722; TA)/θJA

SOT-23封装(四层板)

θJA热阻 119°C/W

MSOP封装(四层板)

θJA热阻 141°C/W

θJC热阻 44°C/W

LFCSP封装(4层板)

θJA热阻 103°C/W

θJC热阻 44.4°C/W

回流焊峰值温度

SnPb 240°C

无铅 260°C

引脚功能描述

引脚编号

1 VDD 电源输入引脚。工作电压范围为2.7 V至5.5 V。应将VDD去耦至GND。

描述

2 VREFOUT 基准电压输出。

3 VFB 输出放大器的反馈连接。正常工作时,VFB应连接到VOUT。

4 VOUT DAC的模拟输出电压。输出放大器能以轨到轨方式工作。

5 SYNC

引脚名称

6 SCLK 串行时钟输入。数据在串行时钟输入的下降沿读入移位寄存器。数据能够以最高30 MHz的速率传输。

7 DIN 串行数据输入。AD5660有一个24位移位寄存器,AD5620/AD5640有一个16位移位寄存器。数据在串行

时钟输入的下降沿读入寄存器。

8 GND 器件上所有电路的接地基准点。

电平触发的控制输入(低电平有效)。这是输入数据的帧同步信号。当SYNC为低电平时,使能输入移位

寄存器,数据在后续时钟的下降沿输入移位寄存器。对于AD5660,DAC在第24个时钟周期之后更新;

对于AD5620/AD5640,DAC在第16个时钟周期之后更新,除非SYNC在此边沿之前变为高电平。这种情

况下,SYNC的上升沿用作中断,DAC忽略写入序列