欢迎访问ic37.com |
会员登录 免费注册
发布采购

IA186EB/IA188EB 8位/16位微控制器

日期:2019-11-9标签: (来源:互联网)

简介Innovasic Semiconductor IA186EBIA188EB微控制器是原始Intel®80C186EB80C188EB80L186EB80L188EB 16位高集成嵌入式处理器的形式、配合和功能替代品。
这些设备是使用Innovasic的托管IC寿命延长系统(MILES™)生产的。这种克隆技术产生了超越简单模拟的替代芯片,确保了与原始设备的完全兼容性,包括任何―未记录的功能。―此外,MILES过程捕获克隆设计的方式,使克隆的生产可以继续,即使硅技术进步。
IA186EBIA188EB微控制器取代过时的英特尔80C186EB80C188EB设备,允许用户保留现有的板设计、软件编译器/汇编器和仿真工具,从而避免昂贵的重新设计工作。
概述
Innovasic Semiconductor IA186EBIA188EB微控制器是80C186EB/80C188EB微控制器设计的升级,具有集成外围设备,以提供更多功能并降低系统成本。IA186EBIA188EB设备旨在满足为电信、办公自动化和存储以及工业控制而设计的嵌入式产品的要求。
IA186EBIA188EB微控制器具有一组有利于许多嵌入式应用的基本外设,包括标准数字接口、中断控制单元、芯片选择单元、DRAM刷新控制单元、电源管理单元和三个16位定时器/计数器。
IA186EBIA188EB微控制器能够在5.0或3.3伏电压下工作。本数据表讨论了两种操作模式。在适用的情况下,3.3伏或5.0伏操作的具体特性在本数据表中单独确定。
此外,IA186EBIA188EB包括两个集成串行端口,支持同步和异步通信,简化了处理器间和显示通信。IA186EBIA188EB还有一个增强的芯片选择单元和两个多路I/O端口。增强型芯片选择单元提供10种通用芯片选择,每种选择都能寻址高达1兆字节。这个增强的单元使内存库交换能够扩展IA186EB/IA188EB 1兆字节的地址空间。输入/输出端口允许基本功能,如扫描键盘输入。这些端口还可用于控制系统功耗,禁用不需要的组件。
串行端口、I/O功能和增强的芯片选择使IA186EB/IA188EB成为便携式数据采集或通信应用的优秀处理器。

特征
IA186EBIA188EB微控制器的主要特点如下:
低功耗操作模式–空闲(冻结CPU时钟;外围设备保持活动状态)–断电(冻结所有内部时钟)
低功耗CPU内核(静态)
直接寻址能力—内存:1 MB—I/O:64 KB
I/O端口-每个2个,8位多路复用
时钟发生器
芯片选择-每个10个,可编程-集成等待状态发生器
存储器刷新控制单元
可编程中断控制器
计数器/计时器-每个3个,16位-可编程
串行通道–每个2个,UART–集成波特率发生器
工作频率(系统时钟输入)–50兆赫@5伏–32兆赫@3.3伏
功能描述,提供了IA186EBIA188EB微控制器的详细信息,包括上面列出的功能。

包装、管脚说明和物理尺寸IA186EBIA188EB的包装和管脚说明信息单独提供。
包装和引出线
Innovasic Semiconductor IA186EBIA188EB微控制器有以下组件:
84针塑料引线芯片载体(PLCC),相当于原PLCC封装80针塑料四边形扁平封装(PQFP),相当于原PQFP封装80针薄型四边形扁平封装(LQFP),相当于原SQFP封装

IA186EB 84 PLCC包
IA186EB 84 PLCC封装的引出线如图1所示。表1中提供了相应的引出线。

IA188EB 84 PLCC包
IA188EB 84 PLCC封装的引出线如图2所示。表2中提供了相应的引出线。

PLCC物理尺寸
84 PLCC的物理尺寸

IA186EB 80 PQFP包

IA188EB 80 PQFP包

信号描述
IA186EB微控制器PIN和信号函数的描述。
IA186EB PINS有几种不同的功能取决于设备的操作方式。在表7中列举并定义了由松树支撑的不同信号中的每一个,在表的第一个柱中按字母顺序排列。另外,提供了与信号相关的PIN的名称以及PIN号码,用于PLCC,LQFP,和PQFP包装。未在特定包装类型中使用的信号被指定为
信号描述
IA188EB PINS的几种功能取决于装置的操作方式。列举并定义了由松树支撑的不同信号中的每一个,在表的第一个柱中按字母顺序排列。另外,还提供了与信号相关的PIN的名称,以及PIN的PLCC、LQFP和LQFP包装的PIN号码。

无级半导体IA186EBIA188EB微控制器的最大额定值、热特性和直流参数、绝对最大额定值、热特性和DC参数

在架构上,IA186EBIA188EB微控制器包括以下功能模块:
总线接口单元时钟发生器中断控制单元定时器/计数器单元串行通信单元芯片选择单元I/O端口单元刷新控制单元电源管理单元
IA186EB/IA188EB的功能框图。功能模块的说明见以下小节。
总线接口单元
IA186EB/IA188EB总线控制器,生成本地总线控制信号,并使用hold/hlda协议与其他总线主机共享本地总线。总线控制器生成20个地址位、读写控制信号和总线周期状态信息。就绪输入用于将总线周期延长到至少四个时钟周期之外。

时钟发生器
IA186EB/IA188EB使用片上时钟发生器来提供内部和外部时钟。时钟产生器利用晶体振荡器,包括一个除以两个计数器。
时钟电路可以使用并联谐振基模晶体网络(a)或第三泛音模晶体网络(B),也可以由外部时钟源(C)驱动。
选择晶体时,建议使用以下参数:
温度范围-特定用途-ESR(等效串联电阻):40最大值–C0(晶体并联电容):7.0 pF最大值–CL(负载电容):20 pF±2 pF–驱动电平:1 mW最大值

中断控制单元
IA186EB/IA188EB可以接收来自内部和外部多个源的中断。中断控制单元用于在优先级的基础上合并这些请求,以便由CPU进行单独的服务。每个中断源可以由中断控制单元(ICU)独立屏蔽,或者所有中断都可以由CPU全局屏蔽。
内部中断源包括定时器和串行通道0。外部中断源来自五个输入引脚int0–int4。NMI中断引脚不受ICU控制,直接传递给CPU。尽管定时器和串行通道各自只有一个到ICU的请求输入,但是生成单独的向量类型来服务定时器和串行通道单元内的单个中断。
定时器/计数器单元
IA186EB/IA188EB定时器/计数器单元(TCU)提供三个16位可编程定时器。其中两个高度灵活,并连接到外部引脚的控制或时钟。第三个计时器没有连接到任何外部引脚,只能在内部计时。但是,它可以用来为其他两个定时器通道计时。TCU可用于统计外部事件、计时外部事件、生成非重复波形、生成定时中断等。
串行通信单元
IA186EB/IA188EB的串行控制单元(SCU)包含两个独立通道。除了集成中断控制器仅支持通道0(通道1具有外部中断引脚)外,每个通道的操作都相同。每个通道都有自己的波特率发生器,它独立于定时器/计数器单元,可以在内部或外部以高达IA186EB/IA188EB工作频率一半的频率进行时钟。
为每个串行通道提供独立的波特率发生器。对于异步模式,发生器向接收和发送寄存器逻辑提供8x波特时钟。同步模式下提供1x波特时钟。
芯片选择单元
IA186EB/IA188EB芯片选择单元(CSU)集成了逻辑,提供多达10个可编程芯片选择,以访问存储器和外围设备。此外,每个芯片选择可编程为自动将附加时钟(等待状态)插入当前总线周期,并自动终止总线周期,与就绪输入引脚的条件无关。

I/O端口单元
IA186EB/IA188EB上的I/O端口单元(IPU)支持两个8位通道的输入、输出或输入/输出操作。端口1与芯片选择管脚多路复用,仅输出。端口2的大部分与串行通道管脚多路复用。
刷新控制单元
刷新控制单元(RCU)自动生成周期性存储器读取总线周期,以保持动态或伪静态存储器的刷新。9位计数器控制刷新请求之间的时钟数。
一个12位地址生成器由RCU维护,在刷新总线周期期间显示在a1-a12地址线上。地址位是可编程的,允许刷新地址块位于任何8千字节的边界上。
电源管理单元
IA186EB/IA188EB电源管理单元(PMU)用于控制设备的功耗。PMU提供三种电源模式:激活、空闲和断电。
激活模式表示IA186EB/IA188EB上的所有单元都正常工作,设备消耗最大功率(取决于外围设备的操作级别)。空闲模式将执行和总线单元的时钟冻结在零逻辑状态(所有外围设备继续正常工作)。
断电模式将所有内部时钟冻结在逻辑零级,并禁用晶体振荡器。只要VCC得到维护,所有内部寄存器都保持其值。电流消耗减少到晶体管结泄漏。
外围架构
IA186EB/IA188EB集成了几个公共系统外围设备和一个CPU核心,以创建一个紧凑而强大的系统。集成外围设备设计灵活,并在支持单元之间提供逻辑互连(例如,中断控制单元支持来自定时器/计数器或串行通道的中断请求)。集成外围设备列表包括:
7输入中断控制单元3通道定时器/计数器单元2通道串行通信单元10输出芯片选择单元I/O端口单元刷新控制单元

电源管理单元
与每个集成外围设备相关联的寄存器包含在称为外围控制块(PCB)的12816寄存器文件中。PCB可以位于任意256字节地址边界上的内存或I/O空间中。

复位操作
只要树脂管脚激活,IA186EB/IA188EB就会执行复位操作。IA186EB/IA188EB通电时的复位顺序。连接到clkin的外部时钟不得超过应用于处理器的VCC阈值。如果时钟驱动程序与提供处理器的VCC相同,这通常不是问题。将晶体连接到设备上时,树脂必须保持活性,直到VCC和clkout都稳定(时间长度取决于具体应用,并取决于晶体电路的启动特性)。树脂管脚设计为使用RC复位电路正确工作,但设计者必须确保VCC的斜坡时间不会太长,当VCC达到最小工作条件时,树脂管绝对不会在逻辑低电平下进行取样。
注意:当设备通电时,如果无法断言树脂,将导致不可预测的操作。
温复位定时,显示了Vcc稳定且设备已运行后应用树脂时的定时顺序。断言树脂时正在进行的任何总线操作将立即终止。
当树脂激活时,总线信号锁定、a19/一次和a18–a16被配置为输入,并通过内部上拉晶体管弱保持高电平。只有19/一次/once_n可以被透支到低以启用一次模式。
7号。下页的总线定时图18到26显示了处理器生成的各种总线周期。图中显示了各种总线信号与clkout的关系。与交流特性中的信息一起,这些图允许用户确定给定应用所需的所有关键时序分析。