欢迎访问ic37.com |
会员登录 免费注册
发布采购

OR3T55-5BA352 参数 Datasheet PDF下载

OR3T55-5BA352图片预览
型号: OR3T55-5BA352
PDF下载: 下载PDF文件 查看货源
内容描述: 3C和3T现场可编程门阵列 [3C and 3T Field-Programmable Gate Arrays]
分类和应用: 现场可编程门阵列可编程逻辑
文件页数/大小: 210 页 / 4391 K
品牌: AGERE [ AGERE SYSTEMS ]
 浏览型号OR3T55-5BA352的Datasheet PDF文件第61页浏览型号OR3T55-5BA352的Datasheet PDF文件第62页浏览型号OR3T55-5BA352的Datasheet PDF文件第63页浏览型号OR3T55-5BA352的Datasheet PDF文件第64页浏览型号OR3T55-5BA352的Datasheet PDF文件第66页浏览型号OR3T55-5BA352的Datasheet PDF文件第67页浏览型号OR3T55-5BA352的Datasheet PDF文件第68页浏览型号OR3T55-5BA352的Datasheet PDF文件第69页  
数据表
1999年6月
ORCA
系列3C和3T的FPGA
(高读,写低)信号被设置在FPGA
由销
PowerPC的。
PowerPC的
然后断言其
传递启动信号(
TS
)低。数据是可用的
MPI
写在后,在时钟上升沿时
时钟周期期间,
TS
是低的。转移是
认识到
PowerPC的
通过的低ASSER灰
TA
信号。该
MPI
PowerPC的
接口不
支持突发传输,所以突发禁止信号,
BI
,是
同时传输应答过程中置为低电平。该
相同过程也适用于从一个读
MPI
除了
所读出的数据,预计在FPGA的数据引脚通过
PowerPC的
在时钟时的上升沿
TA
is
低。该
MPI
仅硬盘
TA
低为一个时钟周期。
中断请求可以被发送到
PowerPC的
异步
chronously到读/写过程。中断请求
通过用户逻辑在FPGA货源。该
MPI
断言请求到
PowerPC的
作为直接中断
信号和/或在一个可轮询位
MPI
状态寄存器
(在所讨论的
MPI
设置和控制部分) 。该
MPI
将继续断言中断请求直到
用户逻辑拉高它的中断请求信号。
表16 。
的PowerPC / MPI
CON组fi guration
PowerPC的
信号
D[0:7]
A[27:31]
TS
微处理器接口( MPI )
(续)
PowerPC的
系统
在图43中,在
ORCA
FPGA是内存映射
周向
PowerPC的
处理器。该
PowerPC的
接口使用单独的地址和数据总线和
有几个控制线。该
ORCA
片选线,
CS0
和CS1,每个都连接到地址线
从未来
PowerPC的。
在这种方式中,FPGA是
能够与该交易的
PowerPC的
每当
连接到地址线
CS0
为低时,地址
为CS1的线为高,且有一个有效地址
PowerPC的
地址线A [ 27:31 ] 。其他形式的selec-
化是可能通过使用FPGA芯片选择在一个
不同方式。例如,
PowerPC的
地址位
A [ 0时26分]可解码选择
CS0
和CS1,或者如果
FPGA中是唯一的周向
PowerPC上,
CS0
和CS1可绑低和高,分别为
使它们总是被选择。如果
MPI
用于FPGA的配置,解码逻辑可以
实现内部或外部给FPGA 。如果逻辑
FPGA内部的情况下,该芯片选择必须
引出的一个输出引脚,然后连接克斯特
为应受
CS0
和/或CS1 。如果
MPI
被用于
构,所用的任何译码逻辑为必须实现
mented外部给FPGA由于FPGA逻辑有
尚未配置。
ORCA
名字
D[7:0]
A[4:0]
RD / MPI_STRB
CS0
MPI
I / O
I / O
I
I
I
I
I
I
O
O
功能
8位数据总线
5-bit
MPI
地址
公共汽车
传递启动信号
低电平有效
MPI
SELECT
ACTIVE -HIGH
MPI
SELECT
D[7:0]
A[27:31]
CLKOUT
RD / WR
TA
PowerPC的
BI
IRQx
TS
A26
A25
8
DOUT
CCLK
D[7:0]
A[4:0]
MPI_CLK
MPI_RW
ORCA
MPI_ACK
系列3
MPI_BI
FPGA
MPI_IRQ
MPI_STRB
DONE
CS0
INIT
CS1
HDC
最不发达国家
TO菊花
CHAINED
器件
CLKOUT
RD / WR
TA
CS1
A7/MPI_CLK
A8/MPI_RW
A9/MPI_ACK
A10/MPI_BI
PowerPC的
接口
时钟
阅读(高) /写
(低)信号
低电平有效转移
确认信号
低电平爆
禁止转让
信号
低电平有效中断
请求信号
5-5761(F)
BI
注: FPGA作为显示内存映射的外设使用
CS0
CS1 。其他的解码方案是可能的使用
CS0
和/或
CS1.
图43 。
的PowerPC / MPI
一个交易对基本流
的PowerPC / MPI
下面的界面给出。引脚说明如图
本数据手册的抽动部分。对于读取和写入
交易数据,地址,芯片选择,读/写
IRQ [ 7:0]
A11/MPI_IRQ
O
朗讯科技公司
65