莱迪思半导体公司
切片
架构
的LatticeXP系列数据手册
每个切片包含两个LUT4查找表馈送两个寄存器(编程为在FF或锁存模式) ,并且
要组合的一些相关联的逻辑,允许的LUT来执行功能,例如LUT5 , LUT6 , LUT7和
LUT8 。有控制逻辑进行置位/复位功能(可编程的同步/异步) ,时钟
选择,芯片选择和更广泛的RAM / ROM功能。图2-3显示了该片段的内部逻辑的概况。
在切片中的寄存器可以CON组fi gured的正/负和边缘/电平时钟。
有14个输入信号:从13的路由信号,一个从进链(从邻近切片或PFU ) 。
有7个输出: 6路由和一个携带链(相邻PFU ) 。表2-1列出了相关的信号
每个切片。
图2-3 。片图
至/从
不同的片/ PFU快速进在( FCI )
切片
OFX1
A1
B1
C1
D1
CO
F1
F
SUM
D
LUT4 &
携带
CI
FF/
LATCH
Q1
To
路由
从
路由
M1
M0
LUT
扩张
MUX
OFX0
A0
B0
CO
C0
D0
LUT4 &
携带
CI
F
SUM
OFX0
D
F0
FF/
LATCH
Q0
控制信号的
选择
每倒
切片路由
CE
CLK
LSR
注意:某些条间信号
未示出。
至/从
不同的片/ PFU快速进位输出( FCO )
2-3