欢迎访问ic37.com |
会员登录 免费注册
发布采购

PCS5I9351 参数 Datasheet PDF下载

PCS5I9351图片预览
型号: PCS5I9351
PDF下载: 下载PDF文件 查看货源
内容描述: 2.5V或3.3V , 200MHz的, 9路输出零延迟缓冲器 [2.5V or 3.3V, 200MHz, 9-Output Zero Delay Buffer]
分类和应用:
文件页数/大小: 13 页 / 506 K
品牌: PULSECORE [ PulseCore Semiconductor ]
 浏览型号PCS5I9351的Datasheet PDF文件第1页浏览型号PCS5I9351的Datasheet PDF文件第2页浏览型号PCS5I9351的Datasheet PDF文件第3页浏览型号PCS5I9351的Datasheet PDF文件第4页浏览型号PCS5I9351的Datasheet PDF文件第6页浏览型号PCS5I9351的Datasheet PDF文件第7页浏览型号PCS5I9351的Datasheet PDF文件第8页浏览型号PCS5I9351的Datasheet PDF文件第9页  
2006年11月
修订版0.3
DC电气规格
(V
DD
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
V
IL
V
IH
V
PP
V
CMR
V
OL
V
OH
I
IL
I
IH
I
DDA
I
DDQ
I
DD
C
IN
Z
OUT
PCS5I9351
描述
输入电压,低
输入电压,高
峰峰值输入电压
共模范围
1
输出电压,低
输入电流,低
3
3
2
2
条件
LVCMOS
LVCMOS
LVPECL
LVPECL
I
OL
= 15毫安
I
OH
= -15mA
V
IL
= V
SS
V
IL
= V
DD
只有AVDD
所有VDD引脚除外AVDD
输出装@ 100 MHz的
输出负载@ 200 MHz的
1.7
250
1.0
-
1.8
典型值
最大
0.7
V
DD
+0.3
1000
V
DD-
0.6
0.6
-100
100
单位
V
V
mV
V
V
V
µA
µA
mA
mA
mA
pF
输出电压,高
输入电流,高
PLL电源电流
静态电源电流
动态电源电流
输入引脚电容
输出阻抗
5
180
210
4
14
18
10
7
22
注: 1 V
CMR
(直流)的差动输入信号的交叉点。当交叉点是V内获得正常运行
CMR
范围和
输入摆幅内伏
PP
(DC)的规范。
2.Driving一个并行端接50Ω传输线V的终止电压
TT
。另外,每路输出可驱动两个串联50Ω端接
传输线。
3.Inputs有上拉或下拉影响输入电流的电阻。
DC电气规格
(V
DD
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
V
IL
V
IH
V
PP
V
CMR
V
OL
V
OH
I
IL
I
IH
I
DDA
I
DDQ
I
DD
C
IN
Z
OUT
描述
输入电压,低
输入电压,高
峰峰值输入电压
共模范围
1
输出电压,低
2
输出电压,高
2
输入电流,低
3
3
条件
LVCMOS
LVCMOS
LVPECL
LVPECL
I
OL
= 24毫安
I
OL
= 12毫安
I
OH
= -24毫安
V
IL
= V
SS
V
IL
= V
DD
只有AVDD
所有VDD引脚除外AVDD
输出装@ 100 MHz的
输出负载@ 200 MHz的
2.0
250
1.0
典型值
最大
0.8
V
DD
+0.3
1000
V
DD
– 0.6
0.55
0.30
单位
V
V
mV
V
V
V
2.4
–100
100
5
270
300
4
12
15
18
10
7
µA
µA
mA
mA
mA
pF
输入电流,高
PLL电源电流
静态电源电流
动态电源电流
输入引脚电容
输出阻抗
注: 1 V
CMR
(直流)的差动输入信号的交叉点。当交叉点是V内获得正常运行
CMR
范围和
输入摆幅内伏
PP
(DC)的规范。
2.Driving一个并行端接50Ω传输线V的终止电压
TT
。另外,每路输出可驱动两个串联50Ω端接
传输线。
3.Inputs有上拉或下拉影响输入电流的电阻。
2.5V或3.3V , 200MHz的, 9路输出零延迟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
5 13