欢迎访问ic37.com |
会员登录 免费注册
发布采购

HYS64T32900EDL-2.5-B2 参数 Datasheet PDF下载

HYS64T32900EDL-2.5-B2图片预览
型号: HYS64T32900EDL-2.5-B2
PDF下载: 下载PDF文件 查看货源
内容描述: 200针SO -DIMM DDR2 SDRAM模组 [200-Pin SO-DIMM DDR2 SDRAM Modules]
分类和应用: 动态存储器双倍数据速率
文件页数/大小: 79 页 / 4652 K
品牌: QIMONDA [ QIMONDA AG ]
 浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第2页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第3页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第4页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第5页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第7页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第8页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第9页浏览型号HYS64T32900EDL-2.5-B2的Datasheet PDF文件第10页  
互联网数据表
HYS64T[32/64/128]xxxEDL–[25F/…/3.7](–)B2
小轮廓DDR2 SDRAM模块
2
2.1
销刀豆网络gurations
销刀豆网络gurations
小外形的DDR2 SDRAM DIMM的引脚配置中列出了功能
(200引脚)。缩写
列引脚类型和缓冲器类型在使用说明
分别。管脚号描述
in
表5
SO- DIMM的引脚配置
PIN号
时钟信号
30
164
32
166
79
80
CK0
CK1
CK0
CK1
CKE0
CKE1
I
I
I
I
I
I
SSTL
SSTL
SSTL
SSTL
SSTL
SSTL
时钟信号1 : 0 ,补时钟信号1 : 0
系统时钟输入。所有的地址和命令行
采样于CK的上升沿的交叉点和
CK的下降沿。延迟锁定环(DLL )电路
从时钟输入和输出定时的读取驱动
操作是同步的输入时钟。
时钟使能等级1 : 0
激活DDR2 SDRAM CK信号时,高和
停用时, CK信号为低电平。通过停用
钟表, CKE低启动省电模式或
自刷新模式。
注: 2级模块
没有连接
注: 1级模块
片选等级1 : 0
使相关的DDR2 SDRAM命令解码器
低时和禁用命令解码器时
HIGH 。当指令译码器被禁用,新的
命令会被忽略,但以前的行动仍在继续。
等级0被选中S0 ;排名第1,选择由S1 。队伍
也被称为"Physical banks".2排名模块
没有连接
注: 1级模块
行地址选通
当在CK的上升沿的交叉点取样,
和下降CK边缘, RAS , CAS和WE定义
操作以由SDRAM中执行。
列地址选通
名字
TYPE
卜FF器
TYPE
功能
NC
控制信号的
110
115
S0
S1
NC
I
I
SSTL
SSTL
NC
108
RAS
NC
I
SSTL
113
CAS
I
SSTL
牧师1.13 , 2007-10
08212006-PKYN-2H1B
6