欢迎访问ic37.com |
会员登录 免费注册
发布采购

STM8S105C4B3 参数 Datasheet PDF下载

STM8S105C4B3图片预览
型号: STM8S105C4B3
PDF下载: 下载PDF文件 查看货源
内容描述: 接入线路, 16兆赫STM8S 8位MCU ,最多32 KB闪存,集成的EEPROM , 10位ADC ,定时器, UART , SPI , I²C [Access line, 16 MHz STM8S 8-bit MCU, up to 32 Kbytes Flash, integrated EEPROM,10-bit ADC, timers, UART, SPI, I²C]
分类和应用: 闪存可编程只读存储器电动程控只读存储器电可擦编程只读存储器
文件页数/大小: 127 页 / 1323 K
品牌: STMICROELECTRONICS [ ST ]
 浏览型号STM8S105C4B3的Datasheet PDF文件第23页浏览型号STM8S105C4B3的Datasheet PDF文件第24页浏览型号STM8S105C4B3的Datasheet PDF文件第25页浏览型号STM8S105C4B3的Datasheet PDF文件第26页浏览型号STM8S105C4B3的Datasheet PDF文件第28页浏览型号STM8S105C4B3的Datasheet PDF文件第29页浏览型号STM8S105C4B3的Datasheet PDF文件第30页浏览型号STM8S105C4B3的Datasheet PDF文件第31页  
STM8S105xx  
Pinout and pin description  
Pin number  
Pin  
name  
Type Input  
Output  
Main function Default alternate  
Alternate  
function after  
remap  
(after reset)  
function  
LQFP48 LQFP44 LQFP32/ SDIP32  
floating wpu Ext.  
High Speed OD  
interrupt sink  
PP  
[option bit]  
VFQFPN32/  
UFQFPN32  
(2)  
24  
25  
26  
22  
23  
24  
-
-
PE6/  
AIN9  
I/O  
X
X
X
X
X
X
X
O1  
O1  
O3  
X
X
X
X
X
X
Port E6  
Port E5  
Port C1  
Analog input 9  
17  
18  
22  
23  
PE5/SPI_ I/O  
NSS  
X
X
SPI master/slave  
select  
PC1/  
I/O  
HS  
Timer 1 -  
TIM1_  
CH1/  
UART2_CK  
channel 1/ UART2  
synchronous clock  
27  
28  
29  
30  
25  
26  
-
19  
20  
21  
22  
24  
25  
26  
27  
PC2/  
TIM1_  
CH2  
I/O  
I/O  
I/O  
I/O  
X
X
X
X
X
X
X
X
X
X
X
X
HS  
HS  
HS  
HS  
O3  
O3  
O3  
O3  
X
X
X
X
X
X
X
X
Port C2  
Port C3  
Port C4  
Port C5  
Timer 1-  
channel 2  
PC3/  
TIM1_  
CH3  
Timer 1 -  
channel 3  
PC4/  
TIM1_  
CH4  
Timer 1 -  
channel 4  
27  
PC5/  
SPI_  
SCK  
SPI clock  
31  
32  
33  
28  
29  
30  
-
-
V
S
I/O ground  
SSIO_2  
-
-
V
S
I/O power supply  
Port C6  
DDIO_2  
23  
28  
PC6/  
SPI_  
MOSI  
I/O  
X
X
X
X
X
X
HS  
HS  
O3  
O3  
X
X
X
X
SPI master  
out/slave in  
34  
31  
24  
29  
PC7/  
SPI_  
MISO  
I/O  
Port C7  
SPI master in/  
slave out  
35  
36  
37  
32  
33  
-
-
-
-
-
-
-
PG0  
PG1  
I/O  
I/O  
I/O  
X
X
X
X
X
X
O1  
O1  
O1  
X
X
X
X
X
X
Port G0  
Port G1  
Port E3  
PE3/  
TIM1_  
BKIN  
X
X
X
X
Timer 1 - break  
input  
(3)  
2
38  
39  
40  
34  
35  
36  
-
-
-
-
-
-
PE2/  
2
I/O  
I/O  
I/O  
X
X
X
X
X
X
O1  
O1  
O3  
T
Port E2  
Port E1  
Port E0  
I
C data  
I
C_  
SDA  
(3)  
2
PE1/  
2
T
I
C clock  
I
C_  
SCL  
PE0/  
CLK_  
CCO  
HS  
X
X
Configurable clock  
output  
DocID14771 Rev 9  
27/127