欢迎访问ic37.com |
会员登录 免费注册
发布采购

78Q2120C09-64CGT/F 参数 Datasheet PDF下载

78Q2120C09-64CGT/F图片预览
型号: 78Q2120C09-64CGT/F
PDF下载: 下载PDF文件 查看货源
内容描述: 10 / 100BASE -TX收发器 [10/100BASE-TX Transceiver]
分类和应用: 网络接口电信集成电路电信电路编码器局域网(LAN)标准
文件页数/大小: 35 页 / 589 K
品牌: TERIDIAN [ TERIDIAN SEMICONDUCTOR CORPORATION ]
 浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第1页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第3页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第4页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第5页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第6页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第7页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第8页浏览型号78Q2120C09-64CGT/F的Datasheet PDF文件第9页  
78Q2120C
10/100BASE-TX
收发器
功能说明
一般
电源管理
该78Q2120C有三种省电模式:
芯片掉电
接收电源管理
传输高阻抗模式
运作模式, 25MHz晶体应该是
连接之间的XTLP和XTLN引脚。
可替换地,外部的25MHz的时钟信号可以是
连接到CKIN销。该芯片的感官活动
在CKIN针,并会自动进行自我配置
使用外部时钟。在这种操作模式下,一个
晶体是不需要与XTLP和XTLN销
应悬空或连接在一起。
发送时钟GENERATION
发射机使用一个片上频率
合成器来产生发送时钟。在
100BASE- TX操作,合成乘以
5参考时钟,以获得内部125MHz的
串行传输时钟。
在10BASE-T模式下,
产生由内部20MHz的发送时钟
由4/5相乘的25MHz的参考时钟。该
合成引用在本地25 MHz晶振
振荡器或外部施加的时钟,视
上所选择的操作模式。
接收信号资质
集成的信号预选赛有独立的静噪
和unsquelch阈值。它还包括一个内置的
计时器,以确保快速和准确的信号检测和
电源噪声抑制。在检测到两个或更多个
有效的10BASE- T或100BASE -TX的脉冲就行
接收端口,信号检测指示。信号
检测阈值,然后由约40%的降低。所有
自适应电路从初始状态释放
并使其锁定到接收的数据。在
100BASE- TX操作,信号检测撤除
当没有信号出现了一段约
1.2us 。在10BASE-T操作,信号检测DE-是
宣称只要没有接收到曼彻斯特的数据。在
任一情况下,信号检测阈值将返回到
每当信号检测指示静噪电平
撤除。信号检测也被用于控制
时钟/数据恢复电路的操作,以保证
快速采集。
接收时钟恢复
在100BASE - TX模式下, 125MHz的接收时钟
使用数字基于DLL环路萃取。当没有
接收信号时,所述的CDR被引导到锁定
到125MHz的传输串行时钟。当信号
检测后,可将CDR将使用收到的MLT-
3信号作为时钟参考。所恢复的时钟是
用于重新时间的数据信号和用于转换的
数据以NRZ格式。
在10BASE -T模式下, 10MHz的接收时钟
从使用曼彻斯特数字数据恢复
DLL锁定至参考时钟。
检测曼彻斯特编码的前导码的
REV 1.3
芯片掉电通过设置PWRDN激活
在信息产业部位寄存器MR0.11或拉大的PWRDN
引脚。当芯片在电源关断模式下,所有的
片内电路被切断,并且所述设备
消耗最小的功耗。而在上电
关闭状态时, 78Q2120C仍然响应
管理事务。
接收电源管理( RXCC模式)
通过设置MII寄存器中的RXCC位激活
MR16.0 。在这种操作模式中,自适应
均衡器,所述时钟恢复锁相环( PLL)
和所有其他的接收电路将被关闭
当没有有效的MLT -3信号是存在于双绞线
接收线路接口。只要一个有效的信号是
检测到的,所有电路将自动被供电
最多恢复正常运作。在这种模式
操作中, RX_CLK将处于无效状态时不存在
正在接收数据。注意, RXCC模式是
10BASE-T操作过程中不被支持。
发送高阻抗模式通过激活
设置在MII寄存器MR16.12的TXHIM位。在这
操作模式中,发送双绞线驱动程序是在一
高阻抗状态, TX_CLK为三态。一
内部弱上拉电路上TX_CLK启用。该
接收电路保持全面运作。该
MR16.12的默认状态是逻辑低,用于禁止
发射高阻抗模式。发射器
是全功能的,当MR16.12被清除。
模拟偏置和电源调节
该78Q2120C无需外部组件
生成片上偏置电压和电流。高
精度是通过一个闭环保持
修剪偏置网络。
片内数字逻辑运行了一个内部电压
调节器。因此只有一个单一的Vcc电源是
以电时器件所需。片上
调节器不受掉电模式。
时钟选择
该78Q2120C将使用片上晶体振荡器
作为时钟源,如果​​CKIN引脚接低电平。在这
第2页35
©
2009年Teridian半导体公司