欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT58L64L36FT-8.5 参数 Datasheet PDF下载

MT58L64L36FT-8.5图片预览
型号: MT58L64L36FT-8.5
PDF下载: 下载PDF文件 查看货源
内容描述: 2MB : 128K ×18 , 64K X 32/36流通型SyncBurst SRAM [2Mb: 128K x 18, 64K x 32/36 FLOW-THROUGH SYNCBURST SRAM]
分类和应用: 内存集成电路静态存储器
文件页数/大小: 24 页 / 481 K
品牌: MICRON [ MICRON TECHNOLOGY ]
 浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第1页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第2页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第3页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第4页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第6页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第7页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第8页浏览型号MT58L64L36FT-8.5的Datasheet PDF文件第9页  
2MB : 128K ×18 , 64K X 32/36
流通SYNCBURST SRAM
TQFP引脚说明
x18
x32/x36
符号
SA0
SA1
SA
TYPE
输入
描述
同步地址输入:这些输入注册和必备
满足建立和保持周围CLK的上升缘时间。
37
37
36
36
32-35, 44-49, 32-35, 44-49,
80-82, 99,
81, 82, 99,
100
100
93
94
93
94
95
96
BWA #
BWB #
BWC #
BWD #
输入
同步字节写使能:这些低电平输入允许
单个字节写入,并必须满足建立和保持
围绕CLK的上升沿时间。字节写使能为低电平
对于写周期,高表示读周期。对于X18的版本,
BWA #控制DQA引脚和DQPa ; BWB # DQB控制引脚,
DQPb 。对于X32和X36版本, BWA #控制DQA引脚和
DQPa ; BWB # DQB控制引脚和DQPb ; BWC #控制DQC销
和DQPc ; BWD # DQD控制引脚和DQPd 。奇偶只
可利用×18和对x36版本。
字节写使能:此低电平输入允许字节写
操作和必须满足建立和保持周围的倍
上升CLK的边缘。
全局写:此低电平输入允许一个完整的18- , 32-,和36位
写发生独立于BWE #和BWX #线,并且必须
满足建立和保持周围CLK的上升缘时间。
时钟:这个信号寄存器的地址,数据,芯片使能字节
写使能,并在其上升沿脉冲串控制输入。所有
同步输入必须满足建立和保持周围的时代
时钟的上升沿。
同步芯片使能:此低电平输入用于启用
设备和条件的内部使用的ADSP # 。 CE #被采样
只有当一个新的外部地址被加载。
同步芯片使能:此低电平输入用于启用
该装置和只进行采样时,一个新的外部地址是
加载。
同步芯片使能:此高电平输入是用来启用
该装置和只进行采样时,一个新的外部地址是
加载。
输出使能:此低电平有效,异步输入使
数据I / O输出驱动器。
同步地址前进:此低电平输入用于
推进内部突发计数器,控制后突发存取
外部地址被加载。该引脚上的高电平有效使
等待产生(无地址提前)状态。为了确保使用
在写周期正确的地址, ADV #必须是高的
开始的ADSP #周期后的第一个时钟的上升沿。
同步地址状态的处理器:此低电平输入
中断任何正在进行的破灭,导致了新的外部地址是
注册。读取时使用新的地址进行的,
独立字节写的启用和ADSC # ,但依赖
在CE # , CE2和CE2 # 。如果CE#为高电平ADSP #被忽略。电源 -
按下状态进入,如果CE2为低或CE2 #高。
87
87
BWE #
输入
88
88
GW #
输入
89
89
CLK
输入
98
98
CE#
输入
92
92
CE2#
输入
97
97
CE2
输入
86
83
86
83
OE #
ADV #
输入
输入
84
84
ADSP #
输入
(接下页)
2MB : 128K ×18 , 64K X 32/36流通型SyncBurst SRAM
MT58L128L18F_2.p65 - 修订版6/01
5
美光科技公司保留更改产品或规格,恕不另行通知。
© 2000年,美光科技公司