CY7C9689A
(
引脚说明
针
68
名字
TXCLK
I / O特性
TTL时钟输入
内部上拉
信号说明
发送FIFO时钟。
用于采样的所有发送FIFO和相关接口信号。
发射路径信号
44 ,42, TXDATA [7 :0]的
40, 36,
34, 32,
30, 22
TTL输入,采样并行传输数据的输入。
TXCLK ↑或REFCLK ↑当选择( CE =低和TXEN =断言) ,关于这些投入
被处理成数据时TXSC / D为低,并忽略其他方式。当
内部上拉
编码器被旁路( ENCBYP是低的) , TXDATA [7:0 ]用作至少
显著8位的10位或12位的预编码发送字符的。
当发送FIFO使能( FIFOBYP高) ,这些输入
采样TXCLK的上升沿。当发送FIFO被绕过
( FIFOBYP是低的) ,这些输入被捕获在REFCLK的上升沿。
TTL输入,采样并行发送数据或命令的输入。
TXCLK|或REFCLK|选中时, BYTE8 / 10为高电平,并且该编码器被使能( ENCBYP是
高) ,这些输入信息被处理为TXCMD [2: 3]如果TXSC / D是
内部上拉
高和忽略,否则。
选择时, BYTE8 / 10为低,而编码器已启用( ENCBYP是
高) ,这些输入信息被处理为TXDATA [9:8 ]如果TXSC / D转换
为低而忽视,否则。
当编码器被旁路( ENCBYP是低的) , TXDATA [9:8 ]用作
在10位或12位的预编码发送字符的第9和第10位。
当发送FIFO使能( FIFOBYP高) ,这些输入
采样TXCLK的上升沿。当发送FIFO被绕过
( FIFOBYP是低的) ,这些输入被捕获在REFCLK的上升沿。
TTL输入,采样并行发送指令输入。
TXCLK|或REFCLK|当选择编码器上启用( ENCBYP高) ,信息
这些投入被处理为一个命令时TXSC / D为高电平而忽视
内部上拉
否则。
当BYTE8 / 10为高和编码器被旁路( ENCBYP为低),则
TXCMD [1:0 ]输入将被忽略。
当BYTE8 / 10为低和当编码器被旁路( ENCBYP是
LOW )时, TXCMD [ 1 : 0 ]输入功能的第11和第12 ( MSB )位
12位预编码发送字符。
当发送FIFO使能( FIFOBYP高) ,这些输入
采样TXCLK的上升沿。当发送FIFO被绕过
( FIFOBYP是低的) ,这些输入被采样的REFCLK的上升沿。
TTL输入,采样指令或数据输入选择器。
TXCLK|或REFCLK|选中时, BYTE8 / 10为高电平,并且该编码器被使能( ENCBYP是
内部上拉
高) ,该输入选择,如果数据或命令的输入进行处理。如果
TXSC / D为高电平时,上TXCMD值[ 3:0]被捕获为16 1
可能的命令,并且在TXDATA数据[7:0 ]位被忽略。如果
TXSC / D为低电平时,就TXDATA的信息[7: 0]被捕获为256 1
可能的8位数据,并在TXCMD信息[ 3 : 0 ]总线
忽略不计。
当BYTE8 / 10为低和编码器被使能( ENCBYP为HIGH )这
输入用于选择所述数据或命令的输入进行处理。如果TXSC / D是
高,对TXCMD信息[1:0 ]被捕获为四种可能的1
命令,并在TXDATA [9:0 ]的信息位被忽略。如果
TXSC / D为低电平时,就TXDATA的信息[9:0 ]被捕获为1024 1
可能10位的数据值,并在TXCMD信息[ 1 : 0 ]总线
忽略不计。
当编码器被旁路( ENCBYP是LOW ) TXSC / D被忽略
54 , 46 TXDATA [9:8 ] /
TXCMD [2: 3]
58 , 56 TXCMD [1:0 ]
20
TXSC / D
文件编号: 38-02020牧师* C
第46 4