欢迎访问ic37.com |
会员登录 免费注册
发布采购

UT8CR512K32-17VPC 参数 Datasheet PDF下载

UT8CR512K32-17VPC图片预览
型号: UT8CR512K32-17VPC
PDF下载: 下载PDF文件 查看货源
内容描述: UT8CR512K32 16兆位的SRAM [UT8CR512K32 16 Megabit SRAM]
分类和应用: 静态存储器
文件页数/大小: 16 页 / 318 K
品牌: AEROFLEX [ AEROFLEX CIRCUIT TECHNOLOGY ]
 浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第3页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第4页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第5页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第6页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第8页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第9页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第10页浏览型号UT8CR512K32-17VPC的Datasheet PDF文件第11页  
t
AVAV
A(18:0)
DQn(7:0)
Previous Valid Data
Valid Data
t
AVQV
Assumptions:
1. En and G < V
IL
(max) and Wn > V
IH
(min)
t
AXQX
Figure 3a. SRAM Read Cycle 1: Address Access
A(18:0)
En
t
ETQV
DQn(7:0)
t
ETQX
t
EFQZ
DATA VALID
Assumptions:
1. G < V
IL
(max) and Wn > V
IH
(min)
Figure 3b. SRAM Read Cycle 2: Chip Enable-Controlled Access
t
AVQV
A(18:0)
G
t
GHQZ
t
GLQX
DQn(7:0)
Assumptions:
1. En < V
IL
(max) and Wn > V
IH
(min)
DATA VALID
t
GLQV
Figure 3c. SRAM Read Cycle 3: Output Enable-Controlled Access
7